位置:首页 > IC型号导航 > 首字符K型号页 > 首字符K的型号第145页 > KAD5612P-17Q72 > KAD5612P-17Q72 PDF资料 > KAD5612P-17Q72 PDF资料1第22页

KAD5612P
操作时,午睡或睡眠模式(参见
打盹/休眠
部分) 。此功能可以覆盖,
通过SPI控制的。这是一个索引函数
从SPI ,而是一个全局函数时控制
从销驱动时。该寄存器不改变
由软复位。
价值
000
001
010
100
0x25[2:0]
掉电模式
引脚控制
正常工作
打盹模式
睡眠模式
图44.相滑移
地址0X72 : CLOCK_DIVIDE
该KAD5612P有一个可选的时钟分频器,
可以设置四个,两个或一个(无分频)来划分。
默认情况下,三电平CLKDIV引脚选择除数
(参照
时钟输入
部分) 。这个功能可以
被覆盖,并通过SPI控制的,如
在表12中示出该寄存器不被改变
软复位。
价值
000
001
010
100
表10.掉电控制
全球DUT配置/控制
地址0X70 : SKEW_DIFF
在skew_diff寄存器中的值来调整定时
两个ADC内核间偏差。标称
本次调整的范围和分辨率中给出
表11该寄存器之后的默认值
电为00h 。
参数
步骤
- 全量表( 0×08 )
中等规模( ×00)
+满量程( 0×07 )
标称步长
0x72[2:0]
时钟分频器
引脚控制
除以1
除以2
除以4
0x70[7:0]
差分偏移
256
-6.5ps
0.0ps
+6.5ps
51fs
表12.时钟分频器选择
地址长转移0x73 : OUTPUT_MODE_A
该output_mode_A寄存器控制物理
的数据,以及该逻辑编码的输出格式
ING 。该KAD5612P可以在两种呈现输出数据
物理格式: LVDS或LVCMOS 。此外,该
在LVDS模式驱动强度可设置高( 3毫安)或
低( 2毫安) 。默认情况下,所述三电平OUTMODE销SE-
脉冲编码模式和驱动电平(参照
数字输出
看跌期权
部分) 。此功能可以覆盖
并通过SPI控制,如表13所示。
数据可以被编码在三种可能的格式: 2的
补充,格雷码或偏移二进制。默认情况下,
三电平指定outfmt引脚选择的数据格式(参照
to
数据格式
部分) 。这个功能可以是
通过SPI覆盖和控制,如图所示
在表14中。
该寄存器没有被软复位改变。
表11.差分偏移调整
地址0X71 : PHASE_SLIP
当使用一个时钟分频器,它不可能来确定
矿传入和二的同步
vided时钟相位。这是特别重要
当多个ADC中的一个时间交织中使用
系统。相防滑功能允许上升沿
的分频时钟,以通过一个输入端被推进
时钟周期,如图44所示。
修订版0.5.1初步
第22页