位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第70页 > AT24C256B-10PU-1.8 > AT24C256B-10PU-1.8 PDF资料 > AT24C256B-10PU-1.8 PDF资料1第8页

图6 。
输出应答
设备
地址
该256K EEPROM需要在开始状态之后,使一个8位的设备地址字
该芯片的读或写操作(参见图7)。该设备地址字由一个
强制为“1” ,如图所示的“0 ”序列的第4最显著位。这是常见的
所有两线EEPROM器件。
图7 。
设备地址
1
最高位
0
1
0
A2
A1
A0
读/写
最低位
接下来的3位是A2 , A1 , A0器件地址位允许多达八个装置
在同一总线上。这些位必须与它们对应的硬连线输入引脚。该
A2,A1和A0引脚使用内部专用的电路,偏置他们到一个逻辑低状态
如果该引脚被允许浮动。
该设备地址的第八位是读/写操作选择位。读操作
启动如果该位为高电平,而如果该位为低时启动的写操作。
当一个器件地址时, EEPROM将输出一个“ 0 ”的。如果比较不
制成,该设备将返回到待机状态。
数据安全:
该AT24C256B具有一个硬件数据保护方案,使
用户写保护整个内存时, WP引脚在V
CC
.
8
AT24C256B
5080A–SEEPR–9/04