
TPS650240 , TPS650241
,
TPS650242 , TPS650243
TPS650244 , TPS650245
SLVS774A - 2007年6月 - 修订2007年12月
www.ti.com
终端功能(续)
终奌站
名字
DEFDCDC3
号
32
I / O
I
输入信号指示VDCDC3电压。
TPS650240 : 0 = 1.0V , 1 = 1.3V
TPS650241 :0 = 0.9V ,1 = 1.375V
TPS650242 : 0 = 1.0V , 1 = 1.5V
TPS650243 : 0 = 1.0V , 1 = 1.2V
TPS650244 : 0 = 1.55V , 1 = 1.6V
TPS650245 :0 = 0.9V ,1 = 1.1V
VDCDC1使能引脚。逻辑高电平使能器,逻辑低电平禁止稳压器。
VDCDC2使能引脚。逻辑高电平使能器,逻辑低电平禁止稳压器。
VDCDC3使能引脚。逻辑高电平使能器,逻辑低电平禁止稳压器。
输入电压LDO1和LDO2
LDO1的输出电压
LDO2的输出电压
使能输入LDO1和LDO2 。逻辑高电平使能的LDO ,逻辑低电平禁止的LDO
使能输入Vdd_alive LDO 。逻辑高电平使能LDO ,逻辑低电平禁止LDO
输出电压Vdd_alive
反馈引脚LDO1
反馈引脚LDO2
电力安全模式和DCDC1 , DCDC2和DCDC3强制PWM模式之间进行选择。在电力安全
PFM模式使用在轻负载时, PWM更高的负载。如果引脚设置为高电平,强制PWM模式
选择。如果脚有低的水平,那么器件工作在电力安全模式。
开漏输出。当PWRFAIL比较表明低VBAT条件低电平有效。
输入比较器驱动/ PWRFAIL输出
描述
EN_DCDC1
EN_DCDC2
EN_DCDC3
VINLDO
VLDO1
VLDO2
EN_LDO
EN_Vdd_alive
VDD_Alive
FB_LDO1
FB_LDO2
模式
20
19
18
15
16
14
17
24
12
11
10
23
I
I
I
I
O
O
I
I
O
I
I
I
LDO稳压器部分
控制和I2C节
PWRFAIL
PWRFAIL_SNS
21
30
O
I
10
提交文档反馈
2007 ,德州仪器
产品文件夹链接( S) :
TPS650240 TPS650241 TPS650242 TPS650243 TPS650244 TPS650245