
PD16682A
6.显示数据RAM
6.1显示数据RAM
这是用于存储显示的点数据的RAM中。的RAM中的配置是65 (8页×8位+ 1)×
132位。任何指定的位可以通过选择相应的页地址和列地址进行访问。
如示于图6中
–
1以下,显示数据(D
7
到D
0
)从CPU对应于共同方向
在LCD ,这样,如果一个多组
PD16682A芯片时,也有展出的转让限制较少
数据和用于显示的配置相对更多的自由。
CPU访问显示数据RAM的读/写操作,通过在I / O缓冲器,并且这些操作
独立的LCD驱动信号的读出操作。因此,绝对没有不利的影响(例如
闪烁)在显示时的显示数据RAM被相对于所述液晶显示内容异步访问。
图6
–
1. LCD数据和LCD显示器
LCD数据
D
0
D
1
D
2
D
3
D
4
...
0
1
0
0
1
1
0
0
1
0
1
0
0
1
0
1
0
0
1
0
0
0
0
0
0
COM
0
COM
1
COM
2
COM
3
COM
4
...
液晶显示器
6.2页地址电路
页地址置位指令指定的显示数据RAM中的网页的地址,如示于图6中
–
2.
访问不同的页面,只需通过此命令指定不同的页面地址。
页地址8 (D
3
,D
2
,D
1
,D
0
= 1,0,0,0 )是一个RAM区域专门用于指标,所以只能显示数据D
0
是有效的。
6.3列地址电路
列地址设置命令指定的显示数据RAM中的列地址时,如示于图
6
–
2.指定的列地址被每一个显示用数据的读或写命令被输入时递增,所以
CPU能够连续访问显示数据。
列地址的递增停止在83H 。列地址和页地址相互
独立,这意味着从塔83H 0页第1页上切换到列00H ,这两个页面
地址和列地址必须再次被单独指定。
此外,如示于表6
–
如图1所示, ADC的命令(段驱动器的方向选择命令)可以被用于反转
显示数据RAM的列地址和段输出之间的对应关系。这降低了数
那设立LCD模块时被强加的IC布局约束。
表6
–
与显示数据RAM列地址和段输出1的关系
SEG输出
ADC
(D
0
)
“0”
“1”
赛格
0
00H
83H
→
←
列地址
列地址
→
←
赛格
131
83H
00H
数据表S14402EJ1V0DS
17