
TDA7449
4
I
2
C总线接口
从微处理器到TDA7449反之亦然数据传输发生通过2线
I
2
C总线接口,它由两条线的SDA和SCL (上拉电阻到正电源电压
必须连接) 。
4.1数据有效性
如图中所示。 12 , SDA线上的数据必须在时钟的高电平期间保持稳定。在HIGH
当SCL线上的时钟信号为低电平时,数据线的低电平状态才能改变。
4.2启动和停止条件
如图13所示,在开始状态是高到SDA线,SCL为高电平的低过渡。该
停止条件是一个由低到SDA线上的高电平转换而SCL为高电平。
4.3字节格式
转SDA线上的每个字节必须包含8位。每个字节后面必须跟一个应答
位。 MSB先传送。
4.4确认
主( μP)将一个电阻高电平SDA线在应答时钟脉冲(见图。
14)。外围设备(音频处理器) ,承认有下拉( LOW)在此期间,SDA线
时钟脉冲。
已处理的音频处理器产生的所述接收一个应答信号
每个字节,否则SDA线保持为在第九个时钟脉冲的时间的高电平。在这种情况下
主发送器可以生成以中止转让STOP信息。
4.5传输无应答
避免检测确认音频处理器,该
P
可以用一个简单的传输方式:
只是在等待一个时钟,而不检查从确认,并发送新的数据。
当然,这种方法没有那么保护misworking 。
关于我图12.数据有效性
2
CBUS
SDA
SCL
数据线
稳定,数据
有效
变化
数据
允许
D99AU1031
我图13.时序图
2
CBUS
SCL
I
2
CBUS
SDA
D99AU1032
开始
停止
8/19