
汽车80C31BH 80C51BH 87C51
L逻辑电平低或ALE
P PSEN
Q输出数据
RD信号
T时间
V有效
W WR信号
X不再是一个有效的逻辑电平
浮动
例如
T
AVLL
e
从地址有效到ALE低的时间
T
LLPL
e
从ALE低的时间PSEN低
解释AC符号的
每个时序符号有5个字符的第一个煤焦
ACTER始终是一个'T' (代表时间)其他
根据所处的位置的字符代表
的信号的名称或该逻辑状态
信号以下是所有字符的列表,并
他们的立场是什么
A地址
时钟
D输入数据
高H逻辑电水平
我指令(程序存储器内容)
AC特性
(T
A
E B
40℃
a
125 C V
CC
e
5V
g
10% (5V
g
20 %仅EPROM )
V
SS
e
0V负载电容港口0 ALE和PSEN
e
100 pF的负载电容为所有其他
输出
e
80 pF的)
外部程序和数据存储器特性
符号
1 T
CLCL
T
LHLL
T
AVLL
T
LLAX
T
LLIV
T
LLPL
T
PLPH
T
PLIV
T
PXIX
T
PXIZ
T
特拉维夫
T
PLAZ
T
RLRH
T
WLWH
T
RLDV
T
RHDX
T
RHDZ
T
LLDV
T
AVDV
T
LLWL
T
AVWL
T
QVWX
T
WHQX
T
RLAZ
T
WHLH
参数
振荡器频率
87C51 80C51BH 80C31BH
ALE脉冲宽度
地址有效到ALE低
地址保持ALE低后
ALE低到有效INSTR
ALE低到PSEN低
PSEN脉冲宽度
PSEN低到有效INSTR在
输入INSTR保持PSEN后
输入指令输入浮动PSEN后
地址有效到有效INSTR在
PSEN低到地址浮
RD脉冲宽度
WR脉冲宽度
RD低到有效数据
数据保持RD高后
RD高后数据FL燕麦
ALE低到有效数据中
地址有效到的有效数据
ALE低到RD或WR低
地址有效到RD或WR低
数据有效到WR过渡
WR高后数据保持
RD低到地址浮
RD和WR高到ALE高
200
203
23
33
0
43
123
T
CLCL
b
40
400
400
252
0
97
517
585
300
3T
CLCL
b
50
4T
CLCL
b
130
T
CLCL
b
60
T
CLCL
b
50
0
T
CLCL
a
40
0
2T
CLCL
b
70
8T
CLCL
b
150
9T
CLCL
b
165
3T
CLCL
a
50
127
28
48
224
43
205
135
0
59
312
10
6T
CLCL
b
100
6T
CLCL
b
100
5T
CLCL
b
165
0
T
CLCL
b
25
5T
CLCL
b
105
10
T
CLCL
b
40
3T
CLCL
b
45
3T
CLCL
b
115
12MHz的振荡器
民
最大
可变振荡器
民
35
2T
CLCL
b
40
T
CLCL
b
55
T
CLCL
b
35
4T
CLCL
b
110
最大
兆赫
12 – 16
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
单位
10