
AD7677
在AD7677配置为内部时钟模式( EXT / INT
低点)和行为,因此,作为主设备。转换的COM
命令可以通过一个外部低抖动振荡器产生
或者,如图所示,通过在ADSP- 21065L的FLAG输出,或通过一个
的ADSP -21065L的一个串口帧输出的TFS
可用于像一个定时器。在ADSP -21065L串行端口
配置为外部时钟( IRFS = 0),上升沿活性
( CKRE = 1),外部晚成帧同步信号( IRFS = 0, LAFS
= 1, RFSR = 1),和活性高( LRFS = 0)。的串行端口
在ADSP -21065L被写入其接收控制配置
注册( SRCTL ) - 见ADSP - 2106x SHARC用户手册。
由于ADSP -21065L内的串行端口将看到
不连续的时钟,初始读数字有许多工作要做
后ADSP -21065L已被重置,以确保串行
在每个下列端口被正确地同步到该时钟
数据读取操作。
DVDD
平面应该被允许的AD7677下运行,以避免
噪声耦合。如快速开关信号
CNVST
或时钟
应利用数字地避免噪声辐射被屏蔽
在电路板的其他部分,而绝不能靠近模拟运行
信号路径。数字交叉和模拟信号应该是
避免使用。在电路板的不同,但接近层走线应
以直角彼此运行。这将减少的效果
馈通经董事会。所述电源线的
AD7677应使用尽可能大的走线,可以提供低
阻抗路径,并减小故障对电源的影响
供应线。良好的去耦也很重要,以降低
供给的阻抗呈现给AD7677和减少
电源尖峰幅度。去耦陶瓷电容,
通常100 nF的,应该放在每个电源的引脚,
AVDD , DVDD和OVDD ,接近并最好是正对着
这些管脚和它们相应的接地引脚。另外,
低ESR 10
F
电容应位于附近
ADC以进一步降低低频纹波。
该DVDD电源的AD7677的可以是一个单独的
供给或来自模拟电源,AVDD或从
数字接口电源, OVDD 。当系统的数字电源
是喧闹的,或者快速切换数字信号都存在,这是中建议
谁料,如果没有单独的电源可用,连接DVDD
通过一个RC滤波器数字电源与模拟电源AVDD
如图5 ,该系统供给连接到互
面对数字电源OVDD和剩余的数字电路。
当DVDD从系统电源供电,它是非常有用的
插入一个胎圈,以进一步减少高频尖峰。
在AD7677具有四种不同的接地引脚; REFGND , AGND ,
DGND和OGND 。 REFGND感测参考电压
和应该是一个低阻抗回因为参考
它携带脉冲电流。 AGND是地面到最
内部ADC的模拟信号被引用。这种接地必须
用最少的电阻被连接到模拟地
平面。 DGND必须连接到模拟或数字地面
平面取决于配置。 OGND连接到
数字系统接地。
基准电压的去耦的布局一点很
坦。去耦电容应靠近ADC和
短而宽引线,以减少寄生连接
电感。
评估AD7677的性能
AD7677*
SER / PAR
RDC / SDIN
RD
EXT / INT
CS
INVSYNC
INVSCLK
SYNC
SDOUT
SCLK
CNVST
ADSP-21065L*
SHARC
RFS
DR
RCLK
国旗或TFS
*附加
为清楚起见省略销
图23.接口的ADSP -21065L使用
串行主模式
应用提示
布局
在AD7677具有很好的抗噪声电源
耗材如在图9。但是可以看出,护理应该还是
采取相对于接地的布局。
在印刷电路板,其容纳所述AD7677应
这样设计的模拟和数字部分分离和
限制在电路板的一定区域内。这便于使用的
接地平面可以很容易地分离。数字和模拟
地平面应只在一个地方进行连接,最好
在AD7677下方,或者至少尽可能接近的
AD7677 。如果AD7677是在一个系统中有多个器件
需要模拟到数字地连接,该连接
仍然应该在同一个点,一个星形接地点做
应建立尽可能接近的AD7677 。
建议避免在器件下方布设数字线路
因为这些将噪声耦合到芯片。模拟地
对于AD7677推荐的布局被求概述
ATION板为AD7677 。评估板套件
包括完全安装和测试评估板,文档
心理状态,以及软件从PC端控制电路板
通过EVAL-控制BRD2 。
REV 。一
–19–