
端口F也可以作为8位双向I / O口,如果不使用A / D转换器。端口引脚
可以提供内部上拉电阻(选择的每一位) 。在F端口输出缓冲器具有对称
格律的驱动特性,既和吸收大电流的能力。作为输入,端口F引脚
被外部电路拉低时将输出电流,如果上拉电阻被激活。该端口F
引脚为三态,当复位过程中,即使系统时钟没有运行。
端口F也可以作为JTAG接口的功能。如果JTAG接口使能,上拉
上引脚电阻PF7 (TDI) ,PF5 (TMS)和PF4 (TCK )即使复位发生将被激活。
1.6.9
端口G ( PG4..PG0 )
端口G是一个具有内部上拉电阻(选择的每一位) 5位I / O口。该端口G输出
缓冲区有两个和吸收大电流对称的驱动特性。如
输入端口G引脚被外部电路拉低时将输出电流,如果上拉电阻
激活。口的引脚处于三态时,复位过程中,即使系统时钟
没有运行。
端口G也可以用做其他不同的特殊功能AT90CAN32 / 64/ 128的功能上市
on
第88页。
1.6.10
RESET
复位输入。该引脚上的低电平持续时间大于最小脉冲长度将产生
复位。的最小脉冲长度中给出的特征。更短的脉冲则不能保证
以产生一个复位。在AVR的I / O端口立即复位到初始状态,即使
时钟没有运行。时钟需要重置AT90CAN32 / 64/ 128的其余部分。
1.6.11
XTAL1
输入到振荡器反相放大器和输入到内部时钟工作电路。
1.6.12
XTAL2
输出振荡器反相放大器器。
1.6.13
AVCC
AVCC是电源电压引脚为A / D转换器的端口F.它应该是外部CON-
连接至V
CC
中,即使不使用ADC 。如果ADC被使用时,它应连接到V
CC
通过一个低通滤波器。
1.6.14
AREF
这是模拟基准输入引脚的A / D转换器。
2.关于代码示例
该文档包含了一些简单的代码例子以说明如何使用的各个部分
该设备。这些例子都假定头文件包含之前
编译。请注意,并非所有的C编译器的厂商包括在头文件中定义的位
和中断处理中的C是编译器的依赖。请确认您的C编译器documen-
塔季翁的更多细节。
8
AT90CAN32/64/128
7679C–CAN–01/07