
ICM7211AM
输入德网络nitions
在此表中,V
DD
和V
SS
被认为是正常操作的输入逻辑电平。实际输入低电平和高电平被指定
在工作特性。以实现最低功耗,输入信号应摆在整个供应。
输入
B0
B1
B2
B3
OSC
DIP终端
27
28
29
30
36
条件
V
DD
=合乎逻辑的
V
SS
=逻辑零
V
DD
=合乎逻辑的
V
SS
=逻辑零
V
DD
=合乎逻辑的
V
SS
=逻辑零
V
DD
=合乎逻辑的
V
SS
=逻辑零
浮动或外部
电容V
DD
V
SS
那些(最低有效)
TWOS
数据输入位
四号位
八分(最重要)
振荡器输入
禁用的BP输出设备,允许段同步至一个
在BP端子外部信号输入端(引脚5 ) 。
功能
接口输入配置
输入
DA1
DA2
描述
数字地址
第1位( LSB )
数字地址
2位( MSB)中
片选1
片选2
DIP终端
31
32
条件
V
DD
=合乎逻辑的
V
SS
=逻辑零
V
DD
=合乎逻辑的
V
SS
=逻辑零
V
DD
=无效
V
SS
活动
V
DD
=无效
V
SS
活动
功能
DA1和DA2作为2位数字输入地址
DA2 , DA1 = 00选择D4
DA2 , DA1 = 01选择D3
DA2 , DA1 = 10选择D2
DA2 , DA1 = 11选择D1
当两个CS1和CS2是在数据和数字采取低时,数据
选择代码输入被写入输入锁存器。上升沿
任一芯片选择的,该数据被解码并写入到输出
锁存器。
CS1
CS2
33
34
时序图
CS1
(CS2)
CS2
(CS1)
t
WI
t
ICS
数据和
位
地址
t
DS
t
DH
= DO NOT CARE
图1.微处理器接口输入
4
FN3158.7
2006年4月17日