
LMH6584/LMH6585
要连接到的输入。这些寄存器不能直接AC-
够到由用户设定。逻辑的第二个层次是另一家银行
的寄存器相同于第一,但设置为移位寄存器。
这些寄存器由用户经由串行输入访问
总线。如下面进一步描述的,有两种模式为亲
graming的LMH6584 / LMH6585 ,串行模式和AD-
穿着方式。
该LMH6584 / LMH6585通过一个串行输入编程
公交车与其他四个数字控制引脚的支持。在SE-
里亚尔总线由一个时钟引脚( CLK) ,在引脚的串行数据
(D
IN
) ,以及通过串行数据输出引脚(D
OUT
) 。串行总线被选通
通过片选引脚( CS ) 。片选引脚为低电平有效。
当片选引脚为高电平的串行输入引脚的所有数据
和时钟管脚被忽略。当片选引脚被拉
较低的内部逻辑设定,开始由第一接收数据
该时钟信号的正跳变( 0到1) 。芯片选择
引脚必须首先崛起之前,被带到低至少5纳秒
的时钟信号的边沿。第一个数据位的时钟上的
在时钟信号的下一个负跳变( 1至0)。所有输入
数据被从总线上读取时钟的下降沿
信号。一旦最后的有效数据已被移入,芯片
选择引脚必须为高电平,则时钟信号必须在
至少还有一个从低到高的转变。否则无效数据
将移入芯片。将数据移入芯片
不会传递到交叉点矩阵,直到所述CFG销是
脉冲高。这是状态的情况下,无论
MODE引脚。 CFG的引脚是不依赖于所述的状态
片选引脚。如果没有新的数据移入芯片之后,又
quent脉冲上的CFG销将不会对设备的影响
操作。
输入串行数据的编程格式为SE-
由MODE引脚进行选择。当MODE引脚为高电平的
交叉点可以编程一个输出一次由烯
tering字符串数据中包含的输出的地址
该将要被改变(寻址模式) 。当
MODE引脚为低电平时,交叉点是在串行模式。在这
模式的交叉点接收数据的一个40位的数组,亲
克所有的输出。在这两种模式中的数据送入
芯片不改变芯片的操作,直到配置
脚是脉冲高。在配置和模式引脚不知疲倦
下垂的片选引脚。
三线VS.四线控
有两种方法来连接串行数据引脚。第一
的方法是单独地控制所有四个引脚,并且所述第二种选择
化是对CFG和CS引脚连接在一起的三
线接口。四线接口的好处是
独立的CS引脚芯片可以被配置。这
将是一个优势在具有多个交叉点的系统
芯片的时间,其中它们全部可被编程前方
然后同时配置。四线解决方案
也有利于在一个系统中对自由运行的时钟
CLK引脚。在这种情况下, CS引脚须提请高
在最后一个有效数据位,以防止无效数据被
移入芯片。
三线选项提供一个都不能少针的优势
以控制在具有与所述弹性较小的费用
配置引脚。围绕这个损失的灵活性的方法之一是
如果时钟信号是由FPGA或微控制器产生的
其中后的数据是在时钟信号可以停止
时钟输入。在这种情况下,芯片选择功能提供
由时钟信号的存在或不存在。
串行编程模式
串行编程模式是通过将选定的模式
在MODE引脚为低电平。在这种模式下的96位程序的流
交叉点的所有16个输出。的数据被馈送到芯片作为
在下面的串行模式数据帧表所示( 4 TA-
BLES示来说明图案) 。该表是AR-
范围,使得所述第一比特移入交叉点
注册标记位数字0的寄存器标记加载
在框图寄存器是移位寄存器。如果芯片
选择引脚保持低电平后的有效数据被转移到芯片
如果时钟信号一直运行,那么额外的数据会
被移位到寄存器中,并且所希望的数据将被转移
出。
还示出了数字引脚的时序关系
在时序图串行模式如下图所示。这是im-
portant要注意的是所有的销定时关系是祁门功夫,功夫
坦,不仅仅是数据和时钟管脚。一个例子是,在
片选引脚( CS )必须首先崛起之前变为低电平
的时钟信号的边沿。这允许内部定时电路
同步到允许数据在下次落下接受
边缘。经过最后的数据位被移入,芯片
选择引脚必须变高,则时钟信号必须在
至少还有一个从低到高的转变。如图中的定时
图中,片选引脚的状态应该总是同时出现
该时钟信号为低电平。配置( CFG )引脚时序不
那么关键的,但它确实需要保持低直到所有数据具有
移入交叉点寄存器。
13
www.national.com