
LTC1760
应用S我FOR ATIO
PCB布线注意事项
为了实现最大的效率,开关节点兴衰
次应该被最小化。为了防止磁场和
电场辐射和高频谐振概率
题,连接到IC元件的适当的布局
是必不可少的。 (参见图11 ),这是一个PCB布局重点
列表中适当布局。使用这种特定布局的PCB
顺序。
1.输入电容需要放置在尽可能靠近
到开关FET的电源和接地连接。短期
美国东部时间铜线连接成为可能。这些部件必须
是铜的同一层上。过孔不能用于
进行此连接。
V
IN
C
IN
图11.高速交换路径
图充电电流的12开尔文检测
40
U
2.控制IC需要接近开关FET的
栅极端子。保持该栅极驱动信号短的清洁
FET驱动器。这包括集成电路供电引脚连接到该
开关FET的源极引脚。该集成电路可以被放置在
相对于上述印刷电路板的相对侧。
3.将电感器的输入尽可能接近切换
FET的输出连接。尽量减少这种表面面积
追查。使走线宽度所需的最低量
支持电流无铜填充或盆满钵满。避免运行 -
宁在并行使用多个层来连接。
最小化从该节点的电容,以任何其它痕量或
平面。
开关节点
L1
V
BAT
高
频率
循环
路径
D1
C
OUT
BAT
1760 F10
W
U U
充电电流的方向
R
SNS
1760 F11
CSP
CSN
sn1760 1760is