
版本。 1.1
三菱的LSI
M5M51008DFP ,副总裁, RV , KV , KR -55H , -70H
1048576 - BIT ( 131072 -字×8位)的CMOS静态RAM
( 4 )时序图
读周期
t
CR
A
0~16
t
a(A)
t
V(A)
t
一(S1)
S
1
(注3)
(注3)
t
DIS ( S1 )
S
2
(注3)
t
一个(S2)的
t
一个(OE)
t
EN( OE )
t
DIS ( S2 )
(注3)
OE
(注3)
t
DIS ( OE )
t
EN( S1 )
t
EN( S2 )
(注3)
DQ
1~8
W = "H"水平
数据有效
写循环(W控制模式)
t
CW
A
0~16
t
SU( S1 )
S
1
(注3)
(注3)
S
2
(注3)
t
SU( S2 )
(注3)
t
SU( A- WH )
OE
t
SU( A)
W
t
w (W)
t
REC ( W)
t
DIS ( W)
t
DIS ( OE )
DQ
1~8
t
EN( W)
DATA IN
稳定
t
SU( D)
t
H( D)
t
EN( OE )
三菱
电
5