
21143
表2.逻辑信号(第2页2 )
信号
tp_td + +
xtal1
针
数
7
106
信号
TRDY_L
xtal2
针
数
52
105
vcap_h
—
信号
针
数
110
—
表3.电源引脚
信号
引脚数
1, 2, 8, 18, 26, 36,
37, 46, 54, 67, 72,
73, 79, 95, 107,
125, 136, 141
109, 111
20
信号
引脚数
3, 17, 30, 35, 38,
42, 53, 63, 71, 74,
83, 94, 104, 116,
126, 144
—
—
VDD ( 3.3 V )
VSS (GND)的
vddac ( 3.3 V )
vdd_clamp ( 5 V或3.3 V )
—
—
2.2
信号参考表
每个销的函数组中列出
第2.4节。
下列术语描述了21143引脚排列:
地址相
地址和相应的总线命令是在这个周期驱动。
数据阶段
数据和相应的字节使能码被在这个周期驱动。
_l
与_l后缀的所有引脚名称置为低电平。
在下面的销
表4
有一个内部上拉电阻:
TMS
TDI
br_ce_l
sr_do
MII / sym_tclk
销sr_cs有一个内部上拉了下来。
表4
使用下列缩写:
I =输入
O =输出
I / O =输入/输出
O / D =开漏
P =电源
初步
数据表
9