
ZL38065
引脚说明(续)
针#
针
名字
208球LBGA
IRQ
R9
9
100 PIN
LQFP
描述
数据表
中断请求(开漏输出) 。
这个输出变低
当中断发生在任何通道。 IRQ返回高电平时,
所有的中断已经从中断的FIFO读
注册。一个上拉电阻(1K典型值) ,需要在此输出。
数据选通(输入) 。
这个低电平有效的输入一起工作
与CS ,使读取和写入操作。
片选(输入) 。
这个低电平有效输入用于通过一个
微处理器激活微处理器的端口。
读/写(输入) 。
此输入控制数据的方向
在微处理器进入公交线路( D7 - D0 ) 。
数据传输确认(开漏输出) 。
这
低电平有效的输出表明一个数据总线传输完成。
一个上拉电阻(1K典型值) ,需要在此输出。
DS
CS
读/写
DTA
R11
R13
R5
R7
10
11
12
13
D0..D7
T2,T4,T6,T8,T9,T11,
T13,T15
15, 16, 17,
数据总线D0 - D7 (双向) 。
这些引脚组成的8位
19 , 20 ,微处理器端口21 ,双向数据总线。
22, 23
A0..A12
P16 , N16 , M16 , L16 , K16 , 28 , 29 , 30 ,
地址A0至A12 (输入) 。
这些输入提供A12 - A0
J16 , H16 , G16 ,F16 ,E16 ,31,33 ,34,地址线的内部寄存器。
D16 , E15 , F15
35, 36, 38,
39, 40, 41,
43
ODE
B13
57
输出驱动使能(输入) 。
这个输入引脚逻辑AND'd
与主控制寄存器中的ODE位6 。当两个ODE
位和ODE输入引脚为高电平,则溃败和Sout的ST- BUS
输出被使能。
当ODE位过低或ODE输入引脚为低电平时,溃败
和Sout的ST- BUS输出为高阻态。
发送PCM信号输出(输出) 。
端口1的TDM数据输出
流。 SOUT引脚输出串行TDM数据流的
2.048 Mbps的32个频道。
接收PCM信号输出(输出) 。
端口2的TDM数据输出
流。狂胜引脚输出串行TDM数据流的
2.048 Mbps的32个频道。
发送PCM信号输入(输入) 。
端口2 TDM数据输入流。
仙引脚接收串行TDM数据流以2.048 Mbps的32
每个流道。
接收PCM信号输入(输入) 。
端口1的TDM数据输入
流。凛引脚接收串行TDM数据流的
2.048 Mbps的32个频道。
SOUT
A8
58
大败
B9
59
罪
B11
60
凛
B7
61
8
卓联半导体公司