位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第527页 > MH2S64CWZTJ-15 > MH2S64CWZTJ-15 PDF资料 > MH2S64CWZTJ-15 PDF资料2第1页

初步规格。
有些内容如有变更,恕不另行通知。
三菱的LSI
MH2S64CZTJ/CWZTJ-12,-15,-1539
134217728 - BIT ( 2097152 - WORD 64位) SynchronousDRAM
描述
该MH2S64CZTJ / CWZTJ是2097152字经
64位同步DRAM模块。这包括
八大行业标准2Mx8同步DRAM
在TSOP和一个industory标准EEPROM
TSSOP封装。
TSOP的上边缘卡双列直插式安装
软件包提供的任何应用程序,其中高
密度和大量内存的
所需。
这是一个套接字类型 - 内存模块,适用于
方便的交换或增加模块。
85pin
1pin
94pin
95pin
10pin
11pin
特点
频率
-12
-15
-1539
83MHz
67MHz
67MHz
CLK访问时间
(组件SDRAM )
8ns(CL=3)
9.5ns (CL = 2)的
背面
9ns (CL = 3)的
正面
采用业界标准的2M ×8同步DRAM
采用TSSOP TSOP和行业标准的EEPROM
168针( 84脚双列直插式封装)
124pin
125pin
40pin
41pin
单3.3V ± 0.3V电源
时钟频率83MHz的/ 67MHz
充分参考时钟同步运行上升
EDGE
由BA控制的双行操作(银行地址)
/ CAS延时: 1/2/3 (可编程)
突发长度 - 1/2/4/8 (可编程)
突发类型 - 顺序/交错(可编程)
列存取 - 随机
自动预充电/所有银行预充电用A10的控制
自动刷新和自刷新
4096刷新周期/ 64ms的
LVTTL接口
168pin
84pin
应用
主存储器或图形存储器中的计算机系统
SPD表
第一个字节
MH2S64CZTJ/CWZTJ-12
MH2S64CZTJ/CWZTJ-15
0
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16 17 18 19 20 126 127
80 08 04 0C 09 01
80 08 04 0C 09 01
08 04 0C 09 01
40 00 01 C0 80 00 80 00 06 01 05 02 06 01 01 83 06
40 00 01 F0 95 00 80 00 06 01 05 02 06 01 01 66 06
40 00 01 F0 90 00 80 00 04 01 05 02 04 01 01 66 04
MH2S64CZTJ/CWZTJ-1539
80
MIT-DS-0019-0.4
三菱
电
( 1 / 45 )
Oct.28.1996