
AMD
自动复位RTS
在CMOS ESCC ,如果位D
0
WR15和位的D-
2
of
WR7 '被设置为1,该通道处于SDLC模式中,
RTS
引脚可与Tx欠载例行早期复位
和
RTS
引脚将保持有效,直到最后0位
收盘旗叶TxD引脚,如图
16.请注意,为了使此功能正常,位
3
和D
2
WR10的必须设置为1和0。
寄存器,最后2位的CRC校验字
接到永远不会转移到接收数据
FIFO。因此,接收到的CRC字符unavail-
能够使用。
CMOS Am85C30
在Am85C30 ,具有能够接收的选项
由发射机产生完整的CRC字
提供当两个位D
0
WR15和位的D-
5
WR7的“
被设置为1时,这些2位被置位和一个终止状态
被检测到的帧标记,最后2位的CRC校验码会
被移入接收之前,移位寄存器的
内容被传输给接收数据FIFO 。该
数据CRC边界和CRC位字符格式
各残留代码提供示于图17A
17D通过为每个选定的字符长度。
CRC字符接收
NMOS Am8530H
在NMOS Am8530H ,当帧结束的标志是
检测到接收移位寄存器中的内容
的传输到接收数据FIFO ,无论
的比特数累加。因为3比特的延迟
接收SYNC寄存器和接收移位之间
发送的数据
数据
CRC
CRC
旗
TX欠载/ EOM
RTS D位
1
WR5
RTS引脚(低电平有效)
10216F-20
图16.自动
RTS
复位模式
Am85C30
31