位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1302页 > AM85C30-16BUA > AM85C30-16BUA PDF资料 > AM85C30-16BUA PDF资料1第24页

AMD
中断响应周期时序
NO TAG说明中断确认周期时序。
之间的时间
INTACK
变低,下降
边缘
RD,
内部和外部的IEI / IEO菊花
链解决。如果有一个中断挂起在ESCC
和IEI为高时,
RD
瀑布,应答周期
用于所述SCC 。在这种情况下,食管癌可以是
编程为响应
RD
低通过将它的接口
D上的中断向量
7
–D
0
;它然后设置相应的接口
中断,在服务内部锁存器。
A / B ,D / C
INTACK
CE
WR
D
7
–D
0
地址有效
数据有效
10216F-14
图10.读周期时序
A / B ,D / C
INTACK
CE
WR
D
7
–D
0
地址有效
数据有效
图11.写周期时序
10216F-15
INTACK
RD
D
7
–D
0
向量
10216F-16
图12.中断确认周期时序
24
Am85C30