
电气特性
动态电气特性
表4.动态电气特性(续)
特征条件4.75 V下注意
≤
V
DD
≤
5.25 V , - 40°C
≤
T
J
≤
150℃, GND = 0V ,除非另有说明。
所提到的典型值反映的近似参数是指在T
A
= 25℃下的额定条件,除非另有说明。
特征
SPI接口时序
(15)
SPI操作频率推荐
的下降沿
CS
瑞星SCLK的上升沿(必需设置时间)
(16)
SCLK下降沿边缘到上升沿
CS
(必需设置时间)
(16)
SI到SCLK (必需设置时间)的下降沿
(16)
SCLK所需的高国持续时间(必填建立时间
(16)
SCLK所需的低状态持续时间(必填建立时间
(16)
SCLK下降沿边缘以SI (必需保持时间)
(16)
SO上升时间
C
L
= 200 pF的
SO下降时间
C
L
= 200 pF的
SI ,
CS
, SCLK ,输入信号上升时间
(17)
SI ,
CS
, SCLK ,接收信号的下降时间
(17)
的下降沿
RST
为上升沿
RST
(必需设置时间)
(16)
上升沿
CS
到的下降沿
CS
(必需设置时间)
(16), (18)
上升沿
RST
到的下降沿
CS
(必需设置时间)
(16)
从下降沿时间
CS
以如此之低阻抗
(19)
从上升沿时刻
CS
以如此之高阻抗
(20)
从SCLK的上升沿时刻以SO数据有效
(21)
0.2 V
DD
≤
SO
≥
0.8 V
DD
, C
L
= 200 pF的
t
R
SI
t
F
SI
t
W
RST
t
CS
t
EN
t
SO ( EN )
t
SO ( DIS )
t
有效
–
90
150
t
F
SO
–
–
–
–
–
–
–
–
25
–
–
–
–
–
–
1.3
50
50
50
3.0
5.0
5.0
145
4.0
ns
ns
s
s
s
ns
s
ns
f
SPI
t
领导
t
LAG
t
S
ISU
t
W
SCLK
h
t
W
SCLK
l
t
SI
(
HOLD )
t
R
SO
–
25
50
ns
–
–
–
–
–
–
–
1.0
50
50
25
–
–
25
2.0
167
167
83
167
167
83
兆赫
ns
ns
ns
ns
ns
ns
ns
符号
民
典型值
最大
单位
笔记
15. 33976应符合本表中的SPI接口时序部分中指定的所有SPI接口时序要求,在指定的
温度范围。数字接口的时序是基于对称50 %的占空比为333纳秒的SCLK时钟周期。该装置
应充分发挥作用较慢的时钟速度。
16.为33976指定的最大设定时间是从微控制器,以保证正确操作所需的最短时间。
17.兴衰传入SI , CS的时候,和SCLK信号,建议设计考虑,以防止双脉冲的发生。
18.值是一个1.0兆赫校准内部时钟。值的比例将改变,因为内部时钟频率的变化。
在SO被终止19所需的输出状态数据的时间。在SO 1.0 kΩ的负载
20.需要的输出状态数据的时间是可以使用的SO 。 1.0 kΩ的负载SO 。
21.需要时间来获得有效的数据从SO以下SCLK的上升。
33976
8
模拟集成电路设备数据
飞思卡尔半导体公司