
W134M/W134S
引脚德网络nitions
引脚名称
REFCLK
PclkM
号
2
6
TYPE
I
I
描述
参考时钟输入。
参考时钟输入端,由一个系统频率正常供电
合成器(赛普拉斯W133 ) 。
相位检测器输入。
这个信号与SYNCLKN之间的相位差被用于
以与系统时钟同步的Rambus通道时钟。无论PCLKM和
SYNCLKN通过在存储器控制器中的齿轮比逻辑提供。如果齿轮比
逻辑不使用时,该引脚将连接到地面。
相位检测器输入。
这个信号与PCLKM之间的相位差被用于
与系统时钟同步的Rambus通道时钟。无论PCLKM和
SYNCLKN通过在存储器控制器中的齿轮比逻辑提供。如果齿轮比
逻辑不使用时,该引脚将连接到地面。
时钟输出使能。
当此输入被驱动到低电平有效,它会禁用差
Rambus的通道时钟。
低电平有效省电。
当此输入被驱动到低电平时,禁止存在差
无穷区间的Rambus通道时钟,并把W134M / W134S在掉电模式。
PLL倍频器选择。
这些输入选择PLL预分频器和反馈分频器来
确定用于将输入的REFCLK乘法比率为PLL 。
MULT0
0
0
1
1
MULT1
0
1
1
0
W134M
PLL / REFCLK
4.5
6
8
5.333
W134S
PLL / REFCLK
4
6
8
5.333
SynClkN
7
I
STOPB
PwrDnB
MULT 0 : 1
11
12
15, 14
I
I
I
CLK , CLKB
S0, S1
20, 18
24, 23
O
I
互补的输出时钟。
差分Rambus的通道时钟输出。
模式控制输入。
这些输入控制W134M / W134S的操作模式。
S0
0
0
1
1
S1
0
1
0
1
模式
正常
输出使能测试
绕行
TEST
NC
VDDIR
VDDIPD
VDD
GND
19
1
10
3, 9, 16, 22
4, 5, 8, 13, 17,
21
–
无连接
RefV
参考REFCLK 。
输入参考时钟基准电压源。
RefV
参考鉴相器。
相位检测器输入和StopB基准电压源。
P
G
电源连接。
电源为核心逻辑电路和输出缓冲器。连接到3.3V
供应量。
接地连接。
连接所有接地引脚到公共系统地平面。
W133
W158
W159
W161
W167
CY2210
W134M/W134S
REFCLK
PLL
相
对齐
D
BUSCLK
PCLK / M
RMC
RAC
Synclk / N
M
PCLK
N
Synclk
4
DLL
齿轮
比
逻辑
图1. DDLL系统架构
文件编号: 38-07426牧师* C
第12页2