
飞思卡尔半导体公司
访问外部存储器和高速缓冲存储器模型和高速缓存控制的去音响未列名方面
指令从用户级的视角。 VEA资源是特别有用
优化内存访问和管理资源的环境
其中的其它处理器和其它设备可以访问外部存储器。
这符合VEA实现也符合UISA ,但可能不会
一定坚持OEA 。
PowerPC的操作环境架构( OEA ) -The OEA德网络网元
主管级资源通常需要由一个操作系统。据德网络的网元
内存管理模式,管理者级别的寄存器和异常模型。
这符合OEA实现也符合UISA和VEA 。
O
飞思卡尔半导体公司...
大多数的AltiVec技术的讨论都是在UISA水平。的水平
架构的文本指的是显示在外边,使用的约定
第页,第-xxiii “约定”,如图所示。
为了便于参考,这本书和处理器的用户手册已经安排了
建筑信息转换为打造一个在另一个之上,与开始的话题
描述和寄存器和指令的完整摘要(适用于所有三种环境)
和进步,以更专业的话题,如缓存,异常和内存
管理模式。这样,各章可以包括从多个级别的信息
体系结构,但讨论OEA和VEA时,该电平被记录在文本。
这已经超出了本手册的范围来描述个体的AltiVec技术
实现上实现了PowerPC架构的处理器。它必须保持
记住,每一个实现了PowerPC架构和处理器的AltiVec
技术是其实现独一无二的。
在这本书中的信息如有更改,恕不另行通知,如描述
免责声明这本书的扉页上。与任何技术文件,它是
读者的责任,以确保他们使用的是最新版本的
文档。欲了解更多信息,请联系您的销售代表或访问我们的网站
网站http://www.mot.com/semiconductors 。
听众
本手册适用于系统的软件和硬件开发及应用
谁想要使用AltiVec技术扩展到开发产品的程序员
PowerPC架构。假定读者理解操作系统,
微处理器系统的设计,和RISC处理和细节的基本原则
PowerPC体系结构。
这本书描述了AltiVec技术用的32位部分的交互方式
PowerPC架构
xx
AltiVec技术编程环境手册
欲了解更多有关该产品,
转到: www.freescale.com
摩托罗拉