
–
F
CLK CPU
和f
CLK PERIPH
为CKRL<>0xFF
在X2模式:
F
OSCA
-
F
中央处理器
=
F
CLKPERIPH
= ---------------------------------------------
在X1模式:
F
OSCA
-
F
中央处理器
=
F
CLKPERIPH
= ---------------------------------------------
2
× (
255
–
CKRL
)
4
× (
255
–
CKRL
)
定时器0 :时钟输入
图4中。
定时器0 :时钟输入
FCLK PERIPH
T0引脚
子时钟
:6
0
1
C / T
TMOD
SCLKT0
OSCCON
门
INT0
TR0
0
1
控制
定时器0
注意:
在OSCCON寄存器中的SCLKT0位允许选择定时器0的附属时钟。
SCLKT0 = 0 :定时器0使用标准的T0引脚时钟输入(标准模式)
SCLKT0 = 1 :定时器0使用特殊的子时钟的时钟输入,这个功能可以使用
作为周期性中断的实时时钟。
20
AT89C51IC2
4301A–8051–01/04