位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第148页 > TMS320C31PQL50 > TMS320C31PQL50 PDF资料 > TMS320C31PQL50 PDF资料2第5页

TMS320C31 , TMS320LC31
数字信号处理器
SPRS035B - 1996年3月 - 修订1999年1月
TMS320C31和TMS320LC31端子功能
终奌站
名字
数量
PRIMARY总线接口
D31 – D0
A23 – A0
读/写
STRB
RDY
32
24
1
1
1
I / O / Z
O / Z
O / Z
O / Z
I
的32位数据端口
24位的地址端口
读/写。 R / W为高时,执行和低的读出时,执行写
在并行接口。
外部访问频闪
准备好了。 RDY表示该外部设备准备用于交易
完成。
按住。当HOLD为逻辑低电平时,任何正在进行的交易完成。 A23 - A0 ,
D31 -D0 , STRB ,和R / W被放置在高阻抗状态和所有
在主总线接口的交易被搁置,直至HOLD变为逻辑高电平
或直到主总线的控制寄存器的NOHOLD位被置位。
持有认可。 HOLDA在回答有关HOLD逻辑低电平产生。 HOLDA
表示A23- A0, D31 -D0 , STRB ,和R / W是在高阻抗状态
并且在总线上的所有交易都举行。 HOLDA是高响应于一个逻辑
高(HOLD)或主总线的控制寄存器的NOHOLD位被置位。
控制信号的
RESET
INT3 - INT0
IACK
MCBL / MP
1
4
1
1
I
I
O / Z
I
复位。当RESET为逻辑低电平时,该设备处于复位状态。当RESET
变成为逻辑高时,开始执行从由复位向量所指定的位置。
外部中断
中断应答。 IACK由IACK指令生成的。 IACK可以使用
以指示开始或中断服务例程的结束。
微电脑引导装载程序/微处理器模式选择
关闭高阻抗。当激活时, SHZ关闭设备并将所有
引脚处于高阻抗状态。 SHZ用于板级测试,以确保
不发生双驱动条件。
注意事项:
对SHZ低会损坏设备内存
和寄存器的内容。与SHZ高复位设备,以恢复到一个已知的
的操作条件。
外部标志。 XF1和XF0被用作通用I / O或支持
联锁的处理器指令。
串口0信号的
CLKR0
CLKX0
DR0
DX0
FSR0
FSX0
1
1
1
1
1
1
I / O / Z
I / O / Z
I / O / Z
I / O / Z
I / O / Z
I / O / Z
串口0接收时钟。 CLKR0是串口0接收串行移位时钟。
串口0的发送时钟。 CLKX0是串口0的串行移位时钟
发射器。
数据接收。串口0接收DR0上的串行数据。
数据发送输出。串口0 DX0发送串行数据。
帧同步脉冲用于接收。该FSR0脉冲启动数据接收
处理使用DR0 。
帧同步脉冲的发射。中的FSX0脉冲启动数据发送
处理使用DX0 。
定时信号
TCLK0
TCLK1
1
1
I / O / Z
I / O / Z
定时器时钟0作为输入, TCLK0所使用的定时器0计数外部脉冲。作为一个
输出, TCLK0输出由定时器0产生的脉冲。
定时器的时钟1.作为输入, TCLK0所使用的定时器1计数外部脉冲。作为一个
输出, TCLK1输出由定时器1产生的脉冲。
S
S
R
R
S
S
S
S
S
S
R
R
R
R
R
R
S
R
S
S
S
S
S
H
H
H
H
R
R
R
TYPE
描述
条件
当
信号IS Z型
HOLD
1
I
HOLDA
1
O / Z
S
SHZ
1
I
XF1 , XF0
2
I / O / Z
I =输入, O =输出, Z =高阻抗状态
S = SHZ活跃,H =保持活跃,R =复位
邮政信箱1443
休斯敦,得克萨斯州77251-1443
5