
算术函数
在算术模式中, CSL细胞进行简单的算术功能,如加,减,
或繁殖。各种功能,如图
表17
为集结共同的结构
荷兰国际集团加法器,减法器,比较器,蓄能器,增量器,递减器,二进制
计数器,乘法器,以及其他算术为基础的业务。
记忆功能
在内存模式下, CSL的细胞执行各种存储功能,包括单,
双端口RAM ,只读存储器(ROM) ,和一个8位的串行输入/串行输出移位寄存器。
兴建丁寄存器文件中的每个CSL细胞内少量的RAM是理想
FIFO中。应要求数量较多的内存,该A7S的大型暂存RAM
提供快速,高效的存储。
单端口RAM( RAM16X1 , RAM32X1 )
作为一个单端口RAM ,一个CSL细胞提供
#
四个地址输入了16X1的RAM块,五地址输入一个32x1块。
#
数据输入
#
高电平有效的写使能输入
#
一个可逆的写时钟输入
RAM中的初始内容可以预先定义和初始化过程中加载。然而
过,其内容是
不
在系统复位后重新加载。所有的写操作都是同步
chronized到时钟输入,简化了数据,地址的定时关系,并
写使能信号。另外,还有一些没有任何的RAM中的输入保持时间要求
后有效时钟边沿。
读操作是异步的,只取决于地址输入。
注意:
对于RAM的双端口RAM ,和触发器的初始内容仅由装
上电复位或复位配置情况。系统复位保留
这些功能的当前状态。
双口RAM ( RAMDUAL )
在双端口RAM模式下,两个CSL细胞提供真正的双端口功能,支持Si-所示
multaneous读取和从两个端口的写操作。作为一个双端口RAM ,双CSL细胞
提供
#
二,四输入的地址输入端口
#
两个数据输入端口
#
两高有效写使能输入端口
#
一个单一的共享的,可逆的写时钟输入
#
检测同时进行写操作相同的菊花链显示器错误
用不同的数据处理
RAM中的初始内容可以预先定义和初始化过程中加载。然而
过,其内容是
不
在系统复位后重新加载。所有的写操作都是同步
chronized到时钟输入,简化了数据,地址的定时关系,并
写使能信号。另外,还有一些没有任何的RAM中的输入保持时间要求
后有效时钟边沿。
读操作是异步的,只取决于地址输入。
TCH305-0001-002
37
如有变更,