
该BusMinder的可编程的上拉/下拉电阻和弱追随者是有用的
对于搭售未使用的或浮动销高或低,以最大限度地降低功耗并减少
噪声敏感度。
可配置的上拉电阻是拉至VCC,一个p沟道晶体管。该configur-
能下拉电阻是拉至地的n沟道晶体管。这些价值
电阻为25 kΩ到100 kΩ的之间。此高电阻值,使它们不适合
作为线与上拉电阻,所以外部电阻,需要在这些情况下。
上拉电阻器的PIO活跃在初始化过程。这拉AS-所有
然而,未编程的PIO高,防止它们的浮动。连接到该设备
PIO看到一个逻辑高电平。驾入PIO其他设备可以很容易地催弱
上拉电阻。
初始化完成后,未使用的电压电平垫,保税或无粘结,必须
有效逻辑电平,以降低噪声的灵敏度和避免过量的电流。因此,通过DE-
故障,未使用的垫被配置为内部上拉电阻有效。
弱从动用于在连接到一个双向总线的PIO 。而不是拉
浮动输入高或低,弱跟随记住出现的最后一个值
总线上的总线信号之前是三态的。
3.3伏PCI钳位二极管
3.3V PCI合规要求钳位二极管到VCC , (另购) IN-
每边PIO引脚。在其他的低压应用中不需要3.3V容限,
在VCC钳位二极管可以被用来限制过冲。在配置方面,
VCC钳位二极管被禁用,以避免任何意外的电流从垫到
电源提供VCCIO 。
低功耗模式
该Triscend的A7S设备支持低功耗模式,大大降低了系统的
功耗。而在掉电模式下,每个PIO引脚可任选config-
置的低功耗操作或断电期间保持活跃。该
PD_IO_EN_BIT
必须在设置
掉电控制寄存器
进入掉电模式之前,
这使得所有PIO进入其指定的低功耗配置。
输出选项
如果启用了低功耗操作, PIO输出被强制为高阻抗状态
(禁用)在掉电模式。该BusMinder功能切换到弱跟随
模式,而不管是否被配置为上拉或下拉电阻器或悬空。弱
跟随器功能保持的PIO处的电压电平最后施加到所述销。这有助于
降低整体功耗。
输入选项
同样, PIO输入可以启用低功耗运行。一个PIO的输入是可选
在掉电模式下强制高。
JTAG支持
连接到PIO的嵌入式逻辑包含了IEEE斯坦兼容测试结构
准为1149.1边界扫描测试,允许轻松芯片和板级测试。
默认情况下,未配置状态
在设备配置中,输出缓冲器和输入缓冲器被禁止,以减少
功耗和突然切换。输入数据被拉高和VCC
TCH305-0001-002
45
如有变更,