
A3987
DMOS细分驱动器与翻译
器件提供引脚排列图
SENSE1 1
OUT1A 2
NC 3
MS1 4
迪尔5
第6步
7 GND
REF 8
ENABLE 9
VDD 10
OUT2A 11
12 SENSE2
PAD
24 VBB1
23 MS2
22 OUT1B
21 CP2
20 CP1
19 VCP
18 GND
17 ROSC
16 SLEEP / RESET
15 VREG
14 OUT2B
13 VBB2
终端列表表
数
1
2
3
4
5
6
7, 18
8
9
10
11
12
13
14
15
16
17
19
20
21
22
23
24
–
名字
SENSE1
OUT1A
NC
MS1
DIR
步
GND
REF
启用
VDD
OUT2A
SENSE2
VBB2
OUT2B
VREG
SLEEP / RESET
ROSC
VCP
CP1
CP2
OUT1B
MS2
VBB1
PAD
引脚说明
检测电阻终端全桥1
DMOS全桥1 ,输出端的
无连接
逻辑输入
逻辑输入
逻辑输入
接地端子
G
m
参考输入
逻辑输入
逻辑电源
DMOS全桥2 ,输出端的
检测电阻终端全桥2
负载电源
DMOS全桥2输出B
内部稳压器
逻辑输入
振荡器输入
水库电容器端子
电荷泵电容器端子
电荷泵电容器端子
DMOS全桥1 ,输出B
逻辑输入
负载电源
外露散热板以增强散热。
Allegro MicroSystems公司
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
www.allegromicro.com
12