
AD8177
从式(9) ,可以观察到这种串扰机制
具有高通特性;它也可以通过降低最小化
将所述输入电路的电容和降低输出
阻抗的驱动程序。若输入是从75 Ω从动
端接的电缆时,输入的串扰可通过缓冲减少
这个信号与一个低输出阻抗缓冲器。
在输出侧,串扰可通过驱动可以减少
较轻的负载。虽然AD8177是指定优良
建立时间开着正确终止的Cat- 5时,该
串扰比最小可获得更高,由于高
输出电流。这些电流通过相互诱导相声
电感器的输出引脚和AD8177的键合线。
从电路的角度来看,这个输出串扰机制看
等与绕组之间的互感的变压器
驱动的负载电阻。对于低频率,幅度
串音由下式给出
s
XT
=
20日志
10
M
XY
×
R
L
PCB LAYOUT终止
作为操作的增加,适当的重要性频率
传输线信号路由变得更加重要。该
即使用高阻抗的AD8177的带宽足够大
ANCE路由不提供平坦的带内频率响应
实际信号走线的长度。这是必要的,为用户
选择适合于应用程序的特性阻抗和
正确端接AD8177的输入和输出信号。
传统上,视频应用已经使用75 Ω单端
环境。射频应用一般都是50 Ω单端
(和电路板制造商最有经验,与此
应用程序)。 CAT- 5电缆通常是驱动差分对
100 Ω差分阻抗。
为了提高灵活性,在AD8177中不包含片上端接
化电阻。这种灵活性在应用程序自带了一些
电路板布局的挑战。终端之间的距离
输入传输线和AD8177模的是一个高
阻抗存根和使输入信号的反射。同
一些简化,它可以表明,这些反射引起
输入的以规则间隔在频率达到峰值,依赖
上的传播速度(V
P
)中所选择的电路板的信号的
材料和端接电阻器之间的距离(d)
和AD8177 。如果该距离足够大,这些峰
可以发生在带内。事实上,实践经验表明,这些
峰不高Q值,并且应被推出到三个或四个
次所需的带宽,以不会对信号产生影响。
对于使用FR4 (板设计
V
P
= 144 × 10
6
米/秒) ,该装置
的AD8177应终止后不超过1.5厘米
电阻器;优选地,其应被放置更近。在BGA
在AD8177内部基底路由是约1厘米
长度和增加了短截线的长度,所以1.5厘米PCB布线
相当于
d
= 2.5 × 10
–2
米中的计算。
f
PEAK
=
(10)
其中:
M
XY
输出X与Y的输出互感
R
L
是所测量的输出端的负载电阻。
这种串扰机制可以通过保持被最小化
互感系数低,加大研发
L
。互感
可以保持低通过增加导体的间距和
尽量减少他们的平行长度。
PCB布局
至尊必须小心,以尽量减少额外的串扰
由系统电路板(多个)生成的。该区域必须
认真细致进行接地,屏蔽,信号路由,
和电源旁路。
包装AD8177的设计,以帮助保持串扰
最小。在PBGA基板,每对精心路由
主要是要彼此耦合,带屏蔽的痕迹
分隔相邻信号对。球栅阵列被布置
这样类似的电路板布线就可以实现。输入和输出
差分对被分组由信道,而不是通过颜色来
允许简单,方便电路板布线。
输入和输出信号具有最小串扰,如果他们
位于接地层之间的层的上方和下方
并在之间相隔接地。过孔应放置在
合到IC尽可能携带输入和输出到
内层。的输入和输出信号在输入表面
终端电阻和输出一系列背向端接
电阻器。在可能的情况中,这些信号也应该是
只要他们从IC封装件隔开。
(
2
n
+
1
)
V
P
4
d
(11)
哪里
n
= {0, 1, 2, 3, ...}.
在某些情况下,就很难将终止靠近
AD8177由于空间的限制,差分路由,和大
电阻的脚印。在这种情况下,优选的解决方案是main-
覃受控传输线经过AD8177的输入和
终止该行的末尾。这就是所谓的电传操纵终止。
在AD8177的输入阻抗足够大,并且存根
在包装内的长度是足够小,这可以很好
在实践中。飞控输入端接的实施往往
包括在一个路由选择层使信号在,然后使
通过在AD8177的输入球通过填充,然后退了出去
终止于另一个信号层。在这种情况下,必须注意为
到参考地平面绑在一起的信号,近取
通过在信号层被引用到不同的接地平面。
第0版|第36页40