添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第905页 > AD8156 > AD8156 PDF资料 > AD8156 PDF资料1第13页
AD8156
工作原理
该AD8156是可编程的4×4交叉点开关
输入均衡和可编程输出电流水平。它
可以用作一个非阻塞和完全可编程的4×4
交叉点开关,或作为与快速双2×2的保护开关
频道切换。每个通道可从直流到任何速率下运行
6.25 Gbps的独立于其他车道。
在4×4模式中,用户写控制数据到双锁存
通过一个简单的CPU接口的存储器单元。连接性,
各个输出禁用,输出电流水平,以及输入equali-
矩阵特殊积都是单独编程。广播地址
可以用来同时编程所有的功能
通道。全局复位禁用部分,并将所有的均衡器
输出电流水平为默认状态。片选
销可以在应用中使用,其中一个单一的总线控制
多台交换机。
当在双重的2×2模式,所述部分作为两个单独的
2 × 2开关,其连接的是异步控制
由D3到D0引脚,并且输出使能由A3的控制
以A0引脚。双2 × 2模式允许分10 ns输出
频道切换和输出使能。输出摆幅控制及
输入均衡不能在双重的2×2模式来控制
因为所有的数据和地址引脚作为异步
控制引脚。但是,设置切换模式时,会保留,
因此,用户可以设定期望的摆动和输入均衡设置
在4 × 4模式下启动,然后切换到双2 × 2模式。
用户可随意切换4×4模式和双2×2之间
模式,通过切换MODE引脚。当从4×4开关
模式为双2 × 2模式,均衡器和输出电流的设置
保留,但输出的连接控制是瞬间
切换到A的异步接口[ 3:0]和D [3:0 ] 。
有不间断的数据流从4 × 4开关时
模式为双2 × 2模式,地址和数据引脚应
设置为双2 × 2模式中选择所需的状态改变之前,
MODE引脚。当从双2×2模式切换到4×4
模式,均衡器和所述输出电流的设定也被保留,但
由的值所规定的连通A [ 3:0]和D [3:0 ]
当MODE跑到低保留在内存中。直到一些
其他连接使用的是4×4的控制界面设置,则
去年双2 × 2模式设置存储在内存中。
如果需要进行验证,第二行的值
锁存器可以通过拉动稀土低读回。当RE为低电平,
数据引脚D3为数据引脚D0是由芯片驱动。时机
这种操作示于图5。因为接口是
完全异步的,对的时机,唯一的限制
读出周期是每个时间必须至少为15毫微秒。
连接控制
一个输出和输入之间的连接是通过寻址设置
一个特定的输出,并连接到一个输入端。每路输出都有
一个禁止位。表10显示了如何设置交叉点
连接。
输出电流控制
输出电流通过寻址特定的输出控制,并
选择的输出电流。的输出电流等于
2毫安+ ( 2毫安×
D[3:0])
例如,对于D中的默认代码[3: 0]为b0111 。因此,该
输出电流水平为2 MA + ( 2毫安× 7 ) = 16 mA的电流。表11
表13示出了如何设置的输出电流电平。
输入均衡控制
输入均衡是每个输入通道设置。均衡是
设置 1.53分贝步骤,从0 dB到均衡23分贝
3.125千兆赫(大致对应于6.25 Gbps的比特率) 。
均衡的量为
收益
(
f
)
=
f
D[3:0]
×
40日志
10
15
0.83 GHz的
0000时禁用均衡器,省电。
全局设置
通过写1 3的广播地址时,用户可以设置
所有的连接,输出电流,或输入均衡设置,以
相同的值。广播地址也同样控制
其他控制地址。见表12 ,表13和表14,用于
广播模式编程。
DUAL 2 × 2模式
将MODE引脚为高电平, AD8156双2 × 2
模式。在这种模式下,部分是异步通过控制
地址和数据引脚A [3 :0]和D [3:0 ]上。在
双2×2模式,所述开关被配置为两个单独的2×2
开关,并且每一个输出可以被单独禁止。 OUT0
并且OUT1可以连接到任何IN0或IN1,和OUT2
和OUT3可以连接到IN2或IN3 。没有
双2 × 2模式的连接选项连接OUT0 / OUT1
到IN2 / IN3 ,或OUT2 / OUT3到IN0 / IN1 。
在双2×2模式,输入均衡和输出电平设置
不可访问。如果需要这些功能时,用户应
在4×4模式设置这些功能,然后返回到双
2×2模式。输出摆幅和均衡设置被保留
从4×4模式到双2×2模式。回读不可
双2 × 2模式。
4×4模式
将MODE引脚为低电平时, AD8156的4 × 4模式。在
该模式下,芯片被存储在所述导通的值来控制
片上存储器。该存储器由锁存器的两家银行;
第二堤岸控制芯片,并且第一银行允许
要写入的下一个配置数据集,而该芯片是operat-
荷兰国际集团基于所述第二组数据。要写入的第一家银行
存储器,用户将数据和地址提供给所期望的状态和
拉WE低。这种写入过程被重复,直到所有期望的
配置数据被存储在锁存器中的第一行,然后将
芯片配置,通过拉动UPD低同时更新。
第0版|第13页20

深圳市碧威特网络技术有限公司