
AD7952
工作原理
IN +
AGND
开关
控制
最高位
8192C
REF
4096C
4C
2C
C
C
最低位
SW +
忙
COMP
REFGND
8192C
最高位
4096C
4C
2C
C
C
最低位
AGND
IN-
SW ?
控制
逻辑
产量
CODE
CNVST
06589-025
图25. ADC原理示意图
概观
该AD7952是一个非常快速,低功耗,采用精密, 14位ADC
逐次逼近,电容数字 - 模拟( CDAC )
转换器架构。
的AD7952可以在任何时候被配置为四个输入中的一个
范围和转换模式,在并行和串行输入
硬件方式或通过专用只写, SPI兼容
通过在串行软件模式配置寄存器接口。
在AD7952采用ADI公司的专利
iCMOS工艺
高
电压工艺,以适应0 V至+5 V , 0 V至+10 V ,
在不使用常规的± 5伏和± 10伏的输入范围
薄膜。只有一个采集周期,T
8
中,所需的输入
锁存到正确的配置。复位或重新开机
不需要重新配置的ADC。
在AD7952拥有不同的模式,以优化性能
根据该应用程序。它是能够转换的
每秒百万采样( 1 MSPS )的经线模式, 800 kSPS时
在正常模式下,和670 kSPS时在脉冲模式。
的AD7952为用户提供了一个片上,跟踪和保持,
逐次逼近型ADC,不会出现任何
管道或延迟,从而非常适用于多种,复
通道应用。
对于单极输入范围内, AD7952通常需要3个
供应: VCC , AVDD (可提供DVDD ) ,和OVDD
(其可以连接至任一5伏, 3.3伏或2.5伏数字
逻辑)。对于双极性输入范围内, AD7952需要使用
额外的VEE电源。
该器件采用无铅, 48引脚LQFP封装或微型,
48引脚LFCSP封装( 7毫米×7 ,MM) ,结合了节省空间
与灵活性。此外, AD7952可以配置为
并行或串行SPI兼容接口。
转换器操作
该AD7952是基于一个逐次逼近型ADC
电荷再分配DAC 。图25显示了简化的
原理图的ADC 。在华助由两个相同的
的16个二进制加权电容器,其连接阵列
这两个比较器输入。
在采集阶段,阵列的接线端连接到所述
比较器的输入端连接通过SW +和SW-连接到AGND 。
所有独立开关都连接到模拟输入端。
因此,电容阵列用作采样电容
并采集IN +和IN-输入的模拟信号。一
转换阶段开始,一旦采集阶段
建成CNVST输入变为低电平。当
转换阶段开始时, SW +和SW-首先断开。该
2电容阵列,然后从输入端断开,并
连接到REFGND输入。因此,差分
输入端( IN +和IN- )之间的电压捕获在端
采集的相位施加到比较器的输入,
使所述比较器不平衡。通过切换
REFGND和REF之间的电容阵列中的每个元素,
比较器输入的二进制加权电压步进
(V
REF
/2, V
REF
/ 4到V
REF
/ 16,384 ) 。控制逻辑切换
这些开关,先从高位在前,使
比较器恢复到平衡状态。
在完成此过程后,控制逻辑产生
ADC输出码,使BUSY输出低电平。
第0版|第17页32