
初步的技术数据
(即在DAC的改变寄存器的内容和/或发生变化
操作方式) 。在这个阶段, SYNC线可以保持
低或带来高。在任一种情况下,它必须被拉高
为使得下一个写序列之前至少50纳秒
SYNC下降沿边缘可以启动下一个写序列。自
同步缓存消耗更多的电流,当V
IN
=比2V
的确,当V
IN
= 0.8 V, SYNC应该被闲置的低
写序列的部分甚至更低的功率运行。如
上面提到的,但是,它必须只带来一次高
之前,在下一个写序列。
AD5628/AD5648/AD5668
输入移位寄存器
输入移位寄存器为32位宽(参见图24)。第一
4位“不用管它。 ”接下来的4位是命令
位C 3 C 0 (见表1 ),接着是4位DAC地址
A3- A0, (见表2 ),最后是16 /14/ 12位数据字。
数据字包含16 14- 12位输入码
其次是4,6或8不在乎位时, AD5668 , AD5648和
AD5628分别。参见图24,25, 26,这些数据位是
转移到DAC寄存器上的第32个下降沿
SCLK 。
DB0 ( LSB )
X
X
X
X
C3
C2
C1
C0
A3
A2
A1
A0
D15
D14
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
X
X
X
X
命令位
地址位
图24 AD5668 。输入寄存器的内容
DB0 ( LSB )
X
X
X
X
C3
C2
C1
C0
A3
A2
A1
A0
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
X
X
X
X
X
X
命令位
地址位
图25. AD5648 。输入寄存器的内容
DB0 ( LSB )
X
X
X
X
C3
C2
C1
C0
A3
A2
A1
A0
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
X
X
X
X
X
X
X
X
命令位
地址位
图26. AD5628输入寄存器的内容
牧师PRA |第17页24