位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1466页 > AD5384BBC-3REEL7 > AD5384BBC-3REEL7 PDF资料 > AD5384BBC-3REEL7 PDF资料1第21页

AD5384
功能说明
DAC架构的通用
该AD5384是一款完整的单电源, 40通道,电压
输出DAC,提供了100引脚14位分辨率,可
CSPBGA封装。它具有两个串行接口, SPI和I
2
C.
该系列还包括一个internal1.25 / 2.5 V , 10 PPM /°C的
的参考,可以用来驱动所述缓冲基准
输入。可替换地,外部基准可以被用来驱动
这些输入。参考的选择是通过控制位
注册。内部/外部基准的选择是通过CR10位
控制寄存器; CR12选择基准幅度是否
内部参考选择。所有通道均具有一个片上
输出放大器具有轨到轨输出能够驱动5千欧
在一个200 pF负载并联。
V
REF
(+)
AVDD
完整的传递函数为这些设备可以是
表示为
V
OUT
= 2 ×
V
REF
×
x2/2
n
其中:
x2
是数据字载入电阻串DAC 。
V
REF
是内部基准电压或基准电压
外部施加到DAC REFOUT / REFIN引脚。为
规定的性能,在2.5的外部参考电压V是
推荐用于AD5384-5 ,和1.25 V的AD5384-3 。
数据解码
的AD5384包含一个14位数据总线, DB13 - DB0 。根据
上REG1和REG0在表12中,此数据概述的值
被加载到被寻址的DAC输入寄存器(多个) ,偏移量(三)
寄存器(多个) ,或增益(米)寄存器(多个) 。格式的数据,偏移量(三)
和增益(米)寄存器内容在表13中所概述的,表14中,
和表15 。
表12.寄存器选择
REG1
1
1
0
0
REG0
1
0
1
0
寄存器选择
输入数据寄存器(×1)
偏移寄存器(三)
增益寄存器( M)
特殊功能寄存器(SFR )
× 1输入
REG
输入数据米REG
REG
×2
14-BIT
DAC
R
04652-0-014
V
OUT
R
AGND
图26.单通道架构
单个DAC通道的架构由A14 -位
接着一个输出缓冲放大器的电阻串DAC的
在这种电阻串结构的增益操作
保证DAC的单调性。 14 bitbinary数字码
载入DAC寄存器确定在哪一个节点上的
串上的电压被馈送到输出之前分出
放大器。
在这些器件中的每个通道包含独立的失调和
增益控制寄存器允许用户以数字方式调整失调
和增益。这些寄存器让用户校准了错误的
完整的信号链,其中包括使用内部米DAC
和c寄存器的保持值的校正系数。所有频道
是双缓冲允许所有的同步更新
利用LDAC引脚通道。图26示出的框图
对AD5384的单个信道。数字输入转移
函数为每个DAC可以表示为
x2
= [(m + 2)/ 2
n
×
x1]
+ (c – 2
n
– 1
)
其中:
x2
是数据字载入电阻串DAC 。
x1
是14位的数据字写入DAC输入寄存器。
m
是增益系数(默认为0x3FFE在AD5384 ) 。
的增益系数被写入到13最显著位
( DB13至DB1 )和LSB ( DB0 )为0 。
n
为DAC分辨率(N = 14 AD5384 ) 。
c
是the14位偏移系数(默认是为0x2000 ) 。
表13. DAC的数据格式( REG1 = 1, REG0 = 1)
DB13至DB0
11
1111
11
1111
10
0000
10
0000
01
1111
00
0000
00
0000
1111
1111
0000
0000
1111
0000
0000
1111
1110
0001
0000
1111
0001
0000
DAC输出( V)
2 V
REF
× (16383/16384)
2 V
REF
× (16382/16384)
2 V
REF
× (8193/16384)
2 V
REF
× (8192/16384)
2 V
REF
× (8191/16384)
2 V
REF
× (1/16384)
0
表14.偏移数据格式( REG1 = 1, REG0 = 0)
DB13至DB0
11
1111
11
1111
10
0000
10
0000
01
1111
00
0000
00
0000
1111
1111
0000
0000
1111
0000
0000
1111
1110
0001
0000
1111
0001
0000
OFFSET ( LSB )
+8191
+8190
+1
0
–1
–8191
–8192
版本A |第21页36