
Z89223/273/323/373
16位数字信号处理器, A / D转换器
ZiLOG公司
概述
(续)
OTP版本Z89223 / 323 ,是理想的原型和
早期生产的基础之上。
贯穿本说明书中,引用了Z893x3 DE-
副同样适用于Z89223 / 273 /三百七十三分之三百二十三,除非oth-
erwise规定。
注意事项:
带上划线的所有信号都是低电平有效。为
例如,在RD / WR , RD为高电平有效和WR是
低电平有效。对于I / O端口, P1.3表示端口1位3针
所谓的NC是“无连接” - 他们不连接
任何权力,理由或信号。
电源连接遵循传统的描述:
连接
动力
地
电路
V
CC
GND
设备
V
DD
V
SS
节目
ROM / OTP
8192x16
PADDR
DDATA0
数据RAM0
256x16
D0:0–3:0
DADDR0
DDATA1
数据RAM1
256x16
D0:1–3:1
DADDR1
端口0
EA2–EA0
ED15–ED0
DS
等待
RD / WR
PDATA
8
8
16
16
16-Bit
外设
接口
16
节目
控制
单位
停止
RESET
CLKI
CLKO
银行
开关
16
相
锁定
环
X
Y
ADDR
根
Unit0
P0:0
P1:0
P2:0
8
16
DDATA
ADDR
根
Unit1
P0:1
P1:1
P2:1
8
16
8-Bit
A / D
16
16
16 MSB
16
VAHI
AN0
AN1
AN2
AN3
VALO
P1.0或INT2
P1.1或CLKOUT
P1.2或SDI
P1.3或SDO
P1.4或SS
P1.5或SCLK
P1.6或UI0
P1.7或UI1
堆
端口1
LPF
倍增器
P
16 MSB
8位I / O
24
V
DD
V
SS
AV
CC
AGND
24
ALU
24
移
24
16
MUX
24
16位计数器
定时器, PWM
16位计数器
定时器, PWM
SPI
16位计数器
定时器
端口2
P2.0或INT0
P2.1和INT1
P2.2或TMO0
P2.3或TMO1
P2.4或等待
P2.5或UI2
P2.6或TMO2
P2.7
8位I / O
累加器
24
16 MSB
4输入
4输出
P3.7–P3.4
P3.3–P3.0
图1. Z892X3 / 3x3的功能框图
2
DS000202-DSP0599