添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符G型号页 > 首字符G的型号第237页 > GF9331 > GF9331 PDF资料 > GF9331 PDF资料2第4页
GF9331数据表
表1-1 :引脚说明
符号
RESET
VCLK_IN
PIN GRID
A1
F1
TYPE
I
I
描述
低电平有效,异步复位。将所有内部逻辑为默认
条件。应在上电时使用。
视频输入时钟。当输入SDTV输入时钟将是27 ,36, 54或
72MHz的。当输入格式为HDTV ,输入时钟将是74.25或
74.25/1.001MHz.
VLCK_IN > 36MHz的时,内存频率的SDRAM运行。 90MHz的输入
(由一个片外晶体振荡器提供) 。
对于单独的亮度或多路复用亮度和8 /10比特的输入数据总线
色差的视频数据。当供给的8位数据到GF9331 ,
Y_IN [1:0 ]将被置为低电平,并提供给Y_IN 8位的数据[9:2 ] 。
一十分之八位输入数据总线,用于色差的视频数据。当供给的8位
数据到GF9331 , C_IN [1:0 ]将被置为低电平,并提供给8位数据
C_IN [9:2 ] 。
视频时序的控制。 F_IN标识传入的奇数和偶数场
视频信号。 F_IN将低在区域和高场2 。
视频时序的控制。 V_IN表示相关联的垂直消隐信号
与输入的视频信号。 V_IN是在垂直消隐高
有效视频期间的时间间隔和低电压。
视频时序的控制。 H_IN表示水平消隐信号
与输入的视频信号相关联。 H_IN是在水平高
活动视频消隐期间和LOW 。
控制信号输入端。高电平时, F_IN , V_IN和H_IN输入引脚会
用于视频数据的信号。当低,嵌入式TRS的将被检测
用于视频数据的信号。
控制信号输入端。当高电平时,垂直运动检测功能。
控制信号输入端。当高电平时,边缘方向检测功能。
视频格式定义。不工作时,定义了视频标准
主机接口。看
表3-1 :性病的编码[ 4 : 0 ]用于选择输入数据
格式。
性病[4:0 ]被读取到设备上HOST_EN或下降过渡
后复位。
操作模式选择。高电平时, GF9331运动协处理
启用。当低时, GF9331运动协同处理被旁路。看
的操作模式。
方式被读入到设备上的一个下降沿
HOST_EN或复位后。
主机接口启用。当设置为高, GF9331是通过配置
主机接口。当设置为低,该GF9331是通过手工输入的配置
销。这些值是在HOST_EN的下降沿过渡加载。
主机接口模式选择。使能串行模式操作时高。
启用并行模式运行时低。
函数作为活性低的芯片选择输入,用于主机接口的并行模式
操作。用作串行时钟输入主机接口串行模式
操作。
主机接口的双向数据总线的并行模式。在串行模式下,
DAT_IO [7]作为串行数据输出引脚和DAT_IO [0]作为
串行数据输入引脚。
MEMCLK_IN
Y_IN [9:0 ]
H1
B1,C1, C2,C3, D1,D2
D3, E1,E2, E3的
J3,J4 , K1,K2 ,K3,K4 ,L4
L3, L2, L1
N2
N3
I
I
C_IN [9:0 ]
I
F_IN
V_IN
I
I
H_IN
N4
I
FVH_EN
N1
I
VM_MODE
ED_MODE
性病[4:0 ]
M2
M1
G2,G3, G4 ,H2,H3
I
I
I
模式
F3
I
HOST_EN
E4
I
SER_MD
CS
G1
P2
I
I
DAT_IO [7 :0]的
R 4 ,R 3, R 2, R 1, T 4 , T 3 ,
T2, T1
I / O
专有和保密
18303 - 4
2004年6月
4 31

深圳市碧威特网络技术有限公司