
R2033K/T
CTFG位
INTR引脚
设置CTFG位为0
的(增量
第二个计数器)
的(增量
第二个计数器)
设置CTFG位为0
的(增量
第二个计数器)
* 1 ) * 2 ),当振荡调整电路的情况下,中断周期会发生波动,一旦每20秒。如
如下所示:
脉冲模式:输出脉冲的“L ”期间将递增或递减最多
±3.784ms.
为
例如, 1 Hz的时钟脉冲,将具有50的占空因数
±0.3784%.
级别模式: 1秒最大的周期性中断周期会递增或递减
±3.784ms.
32 - kHz的时钟输出
对于R2033K / T , 32.768kHz的时钟脉冲从32KOUT引脚输出时,无论是在中CLEN1位
控制寄存器2 ,或在控制寄存器1中的CLEN2位被设置为0时, CLKC引脚设置为高。如果
在条件不成立时,输出被设置为低。
CLEN1
( D3地址FH)
1
*
0(Default)
*
CLEN2
( D4地址EH)
1
*
*
0(Default)
CLKC引脚输入
*
0
1
1
32KOUT销
( CMOS推挽输出)
“L”
时钟脉冲
该32KOUT引脚输出与CLEN1和CLEN2位和CLKC引脚设置为同步
在下面的时序图中示出。
CLKC引脚或CLEN1或
CLEN2位设置
32KOUT销
Max.62.0s
41