
ICS1523
视频时钟合成器与我
2
C可编程延迟
第4节
注册。
指数
0x0
寄存器组总结
RESET
价值
1
0
0
0
0
0
1
0
名字
输入
控制
ACCESS
读/写
位名称
CPEN
CP_POL
REF_POL
FBK_POL
FBK_SEL
Func_Sel
EnPLS
ENREF
位#
0
1
2
3
4
5
6
7
描述
电荷泵启用
0 =外部通过COAST针, 1 =启用始终启用
COAST引脚电荷泵使能极性
0 =高电平有效, 1 =低电平有效
外部参考极性
0 =正边沿, 1 =负边沿
外部反馈极性
0 =正边沿, 1 =负边沿
外部反馈选择
0 =内部反馈, 1 =外部
FUNC引脚输出选择( DPA延迟)
0 =恢复HSYNC , 1 =输入HSYNC
启用PLL锁定/参考状态输出
0 =禁用1 =启用
1 =启用参考锁定/ REF输出
记
3
3
4
4
0x1
环
控制
读/写
ICP0-2
0-2
0
ICP (电荷泵电流)
2,1,0 = ( 000 = 1 UA位, 001 = 2微安, 010 = 4微安, 011 = 8微安,
100 = 16微安, 101 = 32微安, 110 = 64微安, 111 = 128微安
版权所有
VCO分频器位5,4 = ( 00 = ÷ 2 = 01 ÷ 4 = 10 ÷ 8 = 11 ÷ 16 )
版权所有
1, 6
版权所有
VCOD0-1
版权所有
3
4-5
6-7
0
0
0
1, 7
0x2
器反馈股利0
读/写
FBD0-7
0-7
FF
反馈分频器的LSB (位7 , 6 , 5 , 4 , 3 , 2 , 1 , 0 )
时钟的实际# =编程值+ 8
1
0x3
FDBK 1区
读/写
FBD8-11
版权所有
0-3
4-7
F
0
反馈分频器最高位(位11 , 10 , 9 , 8 )
版权所有
1
0x4
DPA偏移
读/写
DPA_OS0-5
版权所有
Fil_Sel
0-5
6
7
0
0
0
动态相位定位偏移
位5 , 4 , 3 , 2 , 1 , 0 = (必须是DPA元素< #总)
版权所有
环路滤波器选择( 0 =外部, 1 =内部)
8
6
0x5
DPA
控制
读/写
DPA_Res0-1
Metal_Rev
0-1
2-7
3
0
DPA分辨率,延时元件总数#
位1 ,0 = ( 00 = 16, 01 = 32, 10 =保留, 11 = 64)
金属掩膜修订号
2, 8
注1 :双缓冲寄存器。工作寄存器中的软件复位PLL加载。见0x8中。
注2 :双缓冲寄存器。工作寄存器中的软件复位DPA加载。见0x8中。
注3 8 :见
第5节“寄存器组详细信息”
MDS 1523
集成电路系统
6
525马街,圣何塞,加利福尼亚95126
电话:( 408 ) 297-1201
修订版110905
www.icst.com