位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第0页 > IA8344-PDW40I-00 > IA8344-PDW40I-00 PDF资料 > IA8344-PDW40I-00 PDF资料1第20页

IA8044/IA8344
SDLC通信控制器
发送/接收计数寄存器( NSNR ) :
初步数据表
作为量产版00
该NSNR包含发送和接收的序列号除了帐簿错误
适应症。 CPU可以读取和写入的STS 。通过2个周期访问的STS由CPU
指令( JBC位,相对和MOV位的C) ,不应使用。萧可读写
NSNR 。 NSNR是位寻址。
NSNR ( D8H )
位:
7
NS2
NSNR.0
NSNR.1
NSNR.2
NSNR.3
NSNR.4
NSNR.5
NSNR.6
NSNR.7
6
NS1
SER
NR0
NR1
NR2
SES
NS0
NS1
NS2
5
NS0
4
SES
3
NR2
2
NR1
1
0
NR0 SER
顺序错误接收。 NS ( P) ? NR (S ) 。
接收序列计数器,位0 。
接收序列计数器,第1位。
接收序列计数器,第2位。
顺序错误发送。 NR ( P) ? NS (S)和
NR ( P) ≠ NS ( S) + 1 。
发送序列计数器,位0 。
发送序列计数器,第1位。
发送序列计数器,第2位。
数据时钟选项
该柱的时钟可以以两种方式之一,与一个外部时钟或在自时钟模式。
在外部时钟模式下,串行时钟必须提供在SCLK 。该时钟必须是
同步到串行数据。输入数据被采样在SCLK的上升沿。即将离任
数据被移出在SCLK的下降沿。
在自定时模式的柱使用的基准时钟和串行数据重现串行
数据时钟。基准时钟可以是施加到SCLK时, IA8044 / IA8344的外部源
内部时钟或定时器1的溢出。基准时钟必须是16倍或32倍的数据速率。一
数字锁相环使用参考时钟和串行数据来调整采样时间到的所述中心
串行位。它由在一个位时间1/16增量的串行数据转换调整来实现的。
在外部时钟模式的最大数据速率为2.4Mbps的在半双工配置
并在一个循环结构1.0Mbps 。在自时钟模式下使用的最大数据速率
外部时钟375Kbps 。在自定时模式的最大数据速率与内部
时钟将取决于IA8044 / IA8344的输入时钟的频率。一个IA8044 / IA8344
采用12MHz的输入时钟可以在375Kbps的最大数据速率进行操作。
版权
2001
ENG210010112-00
INNOVASIC
过时的终结
第20页32
www.innovasic.com
客户支持:
1-888-824-4184