
牛津半导体有限公司
注1 :方向键:
I
ID
IU
I / O
O
OD
X1
XO
5V TTL输入
5V TTL输入,带内部上拉下来
5V TTL输入,带内部上拉
5V三态双向
5V输出
5V漏极开路
晶体振荡器(或时钟)输入
晶体振荡器的输出
P = I
P_I / O
P_O
P_OD
G
V
5V PCI输入
5V PCI双向
5V PCI输出
5V PCI漏极开路
地
5.0V电源
OX16PCI952
注2 :并行端口引脚时, MODE0 = 1
当该装置操作为一个单一的功能的设备( MODE0销=' 1')中,除了发挥功能1(并行端口)不是
提供给PCI配置存取,所有的并行端口的双向引脚和漏极开路输出引脚被强迫进入
他们的输入模式。这意味着,当MODE0 = 1,以及标准的并行端口的输入并且想要领带到接地端的
防止浮动输入,所有的双向和漏极开路并行端口引脚还需要一个领带接地。这会影响到所有的
并行端口除销“ local_trans_en ”剩下的作为输出的引脚。
注3 :电源接地&
有几种类型的VDD和VSS在本设计中,不仅提供动力的内部(芯)和I / O焊盘区域,但也
特殊电源线连接到PCI I / O缓冲区。这些电源轨都没有内部连接。这种预防措施减少的影响
同时开关输出和从芯片不可取的RF辐射。进一步的预防措施被采取分割GND
和VDD轨隔离PCI和UART引脚。
中文手册修订版1.1
第12页