位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第725页 > TLV320AIC26IRHBG4 > TLV320AIC26IRHBG4 PDF资料 > TLV320AIC26IRHBG4 PDF资料1第9页

TLV320AIC26
www.ti.com
SLAS412- 2003年12月
音频接口时序图
LRCK / ADWS
TD ( WS )
BCLK
TD ( DO- WS )
DOUT
TS ( DI)的
DIN
第( DI)的
TD ( DO- BCLK )
图1.我
2
S / LJF / RJF定时在主模式
典型的时序要求(图1 )
所有规格在25 ° C, DVDD = 1.8 V ( 1 )
IOVDD = 1.1 V
参数
TD ( WS )
TD ( DO- WS )
TD ( DO- BCLK )
TS ( DI)的
第( DI)的
tr
ADWS / LRCK延迟
ADWS到DOUT延迟( LJF模式)
BCLK到DOUT延迟
DIN安装
DIN举行
上升时间
6
6
10
10
民
最大
25
25
25
6
6
6
6
IOVDD = 3.3 V
民
最大
15
15
15
单位
ns
ns
ns
ns
ns
ns
ns
tf
下降时间
( 1 )这些参数是基于特征和产品测试。
LRCK / ADWS
TD ( WS )
BCLK
TD ( DO- BCLK )
DOUT
TS ( DI)的
DIN
TD ( WS )
第( DI)的
图2. DSP时序主控模式
典型的时序要求(图2 )
所有规格在25 ° C, DVDD = 1.8 V ( 1 )
IOVDD = 1.1 V
参数
TD ( WS )
TD ( DO- BCLK )
TS ( DI)的
第( DI)的
ADWS / LRCK延迟
BCLK到DOUT延迟
DIN安装
DIN举行
6
6
10
10
民
最大
25
25
6
6
6
6
IOVDD = 3.3 V
民
最大
15
15
单位
ns
ns
ns
ns
ns
ns
tr
上升时间
tf
下降时间
( 1 )这些参数是基于特征和产品测试。
9