位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第552页 > TLV320AIC33IGQE > TLV320AIC33IGQE PDF资料 > TLV320AIC33IGQE PDF资料1第31页

TLV320AIC33
www.ti.com
SLAS480A - 2006年1月 - 修订2006年7月
输入
信号
产量
信号
AGC
收益
攻击
时间
衰减时间
在AGC算法图27.典型的操作过程录制的讲话
注意,这里的时间常数是正确的,当在ADC不是双速率音频模式。时间
常量使用在控制寄存器中编程的Fsref值来实现的。然而,如果Fsref在设置
的寄存器,例如, 48千赫,但是实际的音频时钟或PLL编程实际上会导致一个
不同Fsref在实践中,则该时间常量不会是正确的。
立体声音频DAC
该TLV320AIC33包括立体声音频DAC,支持采样率从8 kHz到96 kHz的。每个通道
的立体声音频DAC包括一个数字音频处理块,数字内插滤波器,多比特数字
Δ-Σ调制器,和一个模拟重建滤波器。该DAC被设计为提供增强的
表现在通过提高采样和图像过滤低采样率,从而保持
内的强烈抑制了Δ-Σ调制器和信号图像内的量化噪声产生
声音频带以外20千赫。这是通过保持上采样的速率恒定在128实现
×
Fsref和
改变过采样比作为输入采样率被改变。对于48 kHz的一个Fsref ,数字
Δ-Σ调制器总是工作在6.144兆赫的速率。这确保了量化噪声产生的
内的Δ-Σ调制器保持低的频带低于20 kHz的范围内,在所有的采样率。同样,
对于一个Fsref率44.1千赫,数字delta-sigma调制器总是工作在5.6448兆赫的速率。
以下限制适用的情况下,当PLL掉电和双率音频模式
在DAC启用。
允许的Q值= 4 ,8,9 ,12,16
其中,相当于Fsref可以通过打开PLL可以实现Q值
Q = 5,6, 7(集合P = 5 /6/7和K = 16.0和使能PLL)的
Q = 10 ,14(集P = 5, 7和K = 8.0和PLL使能)
数字音频处理
DAC通道包括可选的过滤器去加重低音,高音,中音层次的调整,
扬声器均衡和3 -D效果处理。去加重功能是通过一个可编程的实施
具有完全可编程系数的数字滤波器模块(见页- 1 / REG- 21-26的左声道,第- 1 / REG- 47-52
右声道) 。如果不要求在一个特定的应用程序去加重,这种可编程滤波器块可以是
用于某些其他目的。去加重滤波器的传递函数由下式给出:
提交文档反馈
31