位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第1020页 > TMS320C6203BGNY173 > TMS320C6203BGNY173 PDF资料 > TMS320C6203BGNY173 PDF资料1第20页

TMS320C6203B
定点数字信号处理器
SPRS086M
1999年1月
修订后的2004年3月
信号说明
信号
名字
PIN号
GNZ
GLS /
GNY
B10
Y18
AB19
B12
A9
A14
C11
C12
A11
Y5
AA4
Y4
AB2
AA3
AA5
AB4
J3
K2
U2
U3
W1
V2
V1
R3
T1
T2
T3
O
O
I
TYPE
时钟/ PLL
CLKIN
CLKOUT1
CLKOUT2
CLKMODE0
CLKMODE1
CLKMODE2
PLLV
PLLG
PLLF
TMS
TDO
TDI
TCK
TRST
EMU1
EMU0
RESET
NMI
EXT_INT7
EXT_INT6
EXT_INT5
EXT_INT4
IACK
INUM3
INUM2
INUM1
INUM0
描述
C12
AD20
AC19
B15
C11
D13
D14
C13
AD7
AE6
AF5
AE5
AC7
AF6
AC8
K2
L2
V4
Y2
AA1
W4
Y1
V2
U4
V3
W2
I
O
O
I
I
I
A
§
A
§
A
§
I
O / Z
I
I
I
I / O / Z
I / O / Z
I
I
时钟输入
在完整的设备高速时钟输出
在器件速度的一半(1/2)的时钟输出
-
-
用于同步存储器接口
时钟模式选择
选择什么样倍频输入时钟频率CPU的频率等于因素。为
就GNZ GLS和GNY CLKMODE引脚和PLL乘以因素有关更多详细信息
GNZ , GLS ,
在C6203B设备,请参阅
时钟PLL
本数据手册的部分。
PLL模拟V
CC
对于低通滤波器连接
对于低通滤波器的PLL模拟地连接
锁相环的低通滤波器连接到外部元件和一个旁路电容
JTAG仿真
JTAG测试端口模式选择(具有内部上拉)
JTAG测试端口的数据输出
在JTAG测试端口的数据(具有内部上拉)
JTAG测试端口的时钟
JTAG测试端口复位(具有内部下拉)
模拟引脚1 ,上拉配有专用的20 kΩ电阻
模拟引脚0 ,上拉配有专用的20 kΩ电阻
复位和中断
器件复位
不可屏蔽中断
-
边驱动(上升沿)
外部中断
-
-
边驱动
极性,通过独立的外部中断使能寄存器选择位
( EXTPOL [3: 0])的
中断响应由CPU提供服务的所有有效中断
活动中断标识号
TI的I T
吨ID TIFI TI
b
-
-
有效IACK期间的所有活动中断(而不仅仅是外部)
编码顺序如下中断服务取数据包排序
中断服务取数据
I =输入, O =输出, Z =高阻抗, S =电源电压, GND =接地
PLLV , PLLG和PLLF没有外部电源或接地部分。见
时钟PLL
部分如何连接这些引脚的信息。
§
A =模拟信号( PLL滤波器)
对于仿真和正常运行,拉起EMU1和EMU0配有专用的20 kΩ电阻。对于边界扫描,拉下EMU1和EMU0
有专用的20 - kΩ电阻。
20
邮政信箱1443
休斯敦,得克萨斯州77251-1443