
MP7643
t
AS
A1, A0
t
DS
DB0到DB7
LD
t
LD
t
SD
V
OUT
1/2
最低位
t
DH
t
AH
1/2
最低位
图1.时序图
要DAC1锁存使能
2-4
解码器
要DAC2锁存使能
要DAC3锁存使能
要DAC4锁存使能
LD
L
↑
L
↑
L
↑
L
↑
H
A1
L
L
L
L
H
H
H
H
X
A0
L
L
H
H
L
L
H
H
X
手术
DAC1透明
DAC1的锁存
DAC2透明
DAC2锁存
DAC3透明
DAC3锁存
DAC4透明
DAC4锁存
无操作
A0, A1
LD
图2.输入控制逻辑(简体)
框图
表1.真值表
D7
最高位
0
0
D6
D5
D4
D3
D2
D1
D0 DAC输出电压
D
最低位V
Oi
= V
REFN
+ (V
RI ?
AGND ) (
256
)
0
1
V
REFN
1
(V
Ri
– V
REFN
) ( 256 ) + V
REFN
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
1
254
(V
Ri
– V
REFN
) ( 256 ) + V
REFN
255
(V
Ri
– V
REFN
) ( 256 ) + V
REFN
注意:这些输出必须成率高达增益输出放大器。
表2. DAC传递函数
模拟输出与数字代码(用v
REF
短至INV )
1.00版
6