添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第322页 > CY7C1346F-100AC > CY7C1346F-100AC PDF资料 > CY7C1346F-100AC PDF资料1第1页
CY7C1346F
2兆位( 64K ×36 )流水线同步SRAM
特点
注册的输入和输出的流水线操作
64K × 36个通用I / O架构
3.3V核心供电
3.3V的I / O操作
快速时钟到输出时间
- 3.5纳秒( 166 - MHz器件)
- 4.0纳秒( 133 - MHz器件)
- 4.5纳秒( 100 - MHz器件)
提供高性能3-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
在提供的JEDEC标准的100引脚TQFP封装
“ZZ”睡眠模式选项
功能说明
[1]
该CY7C1346F SRAM集成65,536 ×36的SRAM单元
有先进同步外围电路和一个二位
计数器内部突发操作。所有的同步输入是
通过用正沿触发控制寄存器控
时钟输入( CLK ) 。同步输入包括所有
地址,所有的数据输入,地址流水线芯片使能
( CE
1
) ,深度扩展芯片启用( CE
2
和CE
3
) ,突发
控制输入( ADSC , ADSP和ADV ) ,写入启用
( BW
[A :D ]
和BWE )和全局写(GW) 。异步
输入包括输出使能( OE )和ZZ引脚。
地址和芯片使注册在上升沿
时钟时,无论是地址选通处理器( ADSP )或
地址选通脉冲控制器( ADSC )是活动的。随后
猝发地址可以内部产生由作为控制
前进针( ADV ) 。
地址,数据输入,并写入控制记录片
启动自定时写cycle.This部分支持字节写
行动(见引脚说明和真值表进行进一步
详细说明) 。写周期可一到四个字节宽
由字节写入控制输入进行控制。 GW的时候主动
低导致要写入的所有字节。
该CY7C1346F从+ 3.3V内核电源供电
而所有的输出也有+ 3.3V单电源供电。所有输入
和输出JEDEC标准的JESD8-5兼容。
逻辑框图
A0, A1, A
地址
注册
2
A
[1:0]
模式
ADV
CLK
Q1
ADSC
ADSP
BW
D
DQ
D,
DQ
D
字节
写注册
DQ
C
, DQP
C
字节
写注册
DQ
B,
DQP
B
字节
写注册
DQ
A
, DQP
A
字节
写注册
BURST
计数器
CLR
Q0
逻辑
DQ
D
, DQP
D
字节
写入驱动器
DQ
C
, DQP
C
字节
写入驱动器
DQ
B,
DQP
B
字节
写入驱动器
DQ
A,
DQP
A
字节
写入驱动器
BW
C
内存
ARRAY
SENSE
安培
产量
注册
产量
缓冲器
E
BW
B
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
BW
A
BWE
GW
CE
1
CE
2
CE
3
OE
启用
注册
流水线
启用
输入
注册
ZZ
1
睡觉
控制
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05384牧师* B
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年12月3日
首页
上一页
1
共16页

深圳市碧威特网络技术有限公司