
从哈里斯半导体数据表收购
SCHS146F
CD74HC137 , CD74HCT137 ,
CD54HC237 , CD74HC237 ,
CD74HCT237
高速CMOS逻辑, 3-8线
解码器/多路解复用器与地址锁存器
两电路具有三个二进制选择输入端( A0,A1和A2)的
可以通过活性高锁存锁存使能( LE)的
信号隔离从选择输入变化的输出。一
“低” LE使输出透明的输入和
电路功能为一体-的- 8的解码器。两个输出
使能输入( OE
1
和OE
0
)被提供,以简化
级联
和
to
便利
解复用。
该
解复用功能,通过A完成
0
, A
1
,
A
2
输入来选择所期望的输出,并使用所述一个
其他输出使能输入,数据输入的同时按住
其他输出使能输入激活状态。在
CD74HC137和CD74HCT137所选择的输出是一
“低” ;在“ HC237和CD74HCT237所选择的输出是
一个“高” 。
1998年3月 - 修订2003年10月
特点
[ /标题
(CD74
HC137
,
CD74
HCT13
7,
CD74
HC237
,
CD74
HCT23
7)
/子
拍摄对象
(高
速度
选择之一八个数据输出
- 有效低电平CD74HC137和CD74HCT137
- 高有效的“ HC237和CD74HCT237
L / O端口或内存选择
两个使能输入,以简化级联
13ns在V典型传播延迟
CC
= 5V,
15pF的,T
A
= 25
o
C( CD74HC237 )
扇出(整个温度范围内)
- 标准输出。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10输入通道负载
- 公交驱动器输出。 。 。 。 。 。 。 。 。 。 。 。 。 15输入通道负载
宽工作温度范围。 。 。 -55
o
C至125
o
C
平衡传输延迟和转换时间
显着的功耗相比减少LSTTL
逻辑IC
HC类型
- 2V至6V工作
- 高抗噪性:不适用
IL
= 30%, N
IH
= 30% ,第V
CC
在V
CC
= 5V
HCT类型
- 4.5V至5.5V工作电压
- 直接输入通道输入逻辑兼容,
V
IL
= 0.8V (最大值) ,V
IH
= 2V (最小值)
- CMOS兼容输入,我
l
≤
1μA在V
OL
, V
OH
订购信息
产品型号
CD54HC237F3A
CD74HC137E
CD74HC137PW
CD74HC137PWR
CD74HC137PWT
CD74HC237E
CD74HC237M
CD74HC237MT
CD74HC237M96
CD74HC237NSR
CD74HC237PW
CD74HC237PWR
CD74HC237PWT
CD74HCT137E
CD74HCT137MT
CD74HCT137M96
CD74HCT237E
TEMP 。 RANGE
(
o
C)
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
包
16 Ld的CERDIP
16 Ld的PDIP
16 Ld的TSSOP
16 Ld的TSSOP
16 Ld的TSSOP
16 Ld的PDIP
16 Ld的SOIC
16 Ld的SOIC
16 Ld的SOIC
16 Ld的SOP
16 Ld的TSSOP
16 Ld的TSSOP
16 Ld的TSSOP
16 Ld的PDIP
16 Ld的SOIC
16 Ld的SOIC
16 Ld的PDIP
描述
该
CD74HC137,
CD74HCT137,
’HC237,
和
CD74HCT237是高速硅栅CMOS解码器
非常适合于存储器地址解码或数据路由
应用程序。这两种电路,具有低功耗
通常与CMOS电路有关,但有速度
可比低功耗肖特基TTL逻辑。
注:订货时,使用整个零件编号。该SUF网络XES 96
而R表示磁带和卷轴。该SUF科幻X T表示小量
卷轴250 。
注意:这些器件对静电放电敏感。用户应遵循正确的IC处理程序。
版权
2003年,德州仪器
1