位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第1070页 > PSD835G2V-120U > PSD835G2V-120U PDF资料 > PSD835G2V-120U PDF资料1第102页

AC和DC参数
表59 。
符号
PSD835G2V
宏单元CPLD的同步时钟模式时序
-90
参数
最大频率
外部反馈
条件
民
1/(t
S
+t
CO
)
1/(t
S
+t
CO
–10)
1/(t
CH
+t
CL
)
18
0
时钟输入
时钟输入
时钟输入
任宏单元
t
CH
+t
CL
22
11
11
23
23
28
最大
24.3
32.2
45.0
23
0
14
14
26
27
+4
–6
民
最大
20.4
25.6
35.7
+4
+ 20
-12
PT
ALOC
涡轮
关闭
SLEW
率
(1)
单位
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
f
最大
最大频率
内部反馈(F
CNT
)
最大频率
流水线数据
t
S
t
H
t
CH
t
CL
t
CO
t
ARD
t
民
输入建立时间
输入保持时间
时钟高电平时间
时钟低电平时间
时钟到输出延迟
CPLD阵列延迟
最小时钟周期
(2)
1.快速压摆率输出可在端口C和F.
2. CLKIN ( PD1 )T
CLCL
= t
CH
+ t
CL
.
表60 。
符号
宏单元CPLD的异步时钟模式时序
-90
参数
最大频率
外部反馈
条件
民
1/(t
SA
+t
COA
)
最大
23.8
民
最大
20.8
-12
PT
ALOC
涡轮
关闭
SLEW
率
单位
兆赫
f
MAXA
最大频率
内部反馈
(f
国家旅游局
)
最大频率
流水线数据
1/(t
SA
+t
COA
–10)
31.25
26.3
兆赫
1/(t
CHA
+t
CLA
)
8
10
15
12
38.4
10
12
18
15
34
30.3
+4
+ 20
兆赫
ns
ns
+ 20
+ 20
ns
ns
–6
ns
ns
ns
t
SA
t
HA
t
CHA
t
CLA
t
COA
t
ARDA
t
MINA
输入建立时间
输入保持时间
时钟输入高电平时间
时钟输入低电平时间
时钟到输出延迟
CPLD阵列延迟
最小时钟周期
任宏单元
1/f
国家旅游局
38
27
38
+4
+ 20
23
32
102/118


