
M93C86 , M93C76 , M93C66 , M93C56 , M93C46
READY / BUSY状态
而写入或擦除周期正在进行中,一
WRITE , ERASE , WRAL或ERAL指令,
忙信号(Q = 0),则返回每当芯片硒
择输入( S)为高。 (请注意,虽然
有吨的初始延迟,
SLSH
,在此之前
状态信息可用) 。在这
状态下, M93Cx6忽略总线上的任何数据。
当写周期结束,而芯片硒
择输入( S)为高, READY信号
(Q = 1),指示该M93Cx6准备重新
人为对象的下一条指令。串行数据输出( Q)
保持为1,直到片选输入( S)是
带来了低或直到一个新的起始位解码。
初始出厂状态
该器件提供了所有位存储器
排列设置为1(每个字节包含FFh)中。
可能导致错误的数据写入在一个ER-
roneous地址。
为了解决这个问题, M93Cx6有一个片
片计数器从计数的时钟脉冲
起始位,直到片选在 - 下降沿
把(S ) 。如果接收的时钟脉冲的数量是
未预期的数量,写,擦除,
ERAL或WRAL指令被中止,
该存储器的内容不被修改。
时钟周期的预期为每个不同数目
梁支,并为M93Cx6的每个成员
家庭,归纳于
表5 。
to
表7 ..
为
例如,写数据到内存(写) IN-
梁支在M93C56 (或M93C66 )预计20
从一开始的时钟周期(对于x8组织)
位的片选输入( S)的下降沿。那
是:
1个起始位
+2运算的码位
+ 9位地址
+ 8数据位
通用I / O操作
串行数据输出( Q)和串行数据输入(D )
可以连接在一起,通过的电流极限值
章602的电阻,以形成共同的单线数据
总线。有些必须采取预防措施能操作时,
和使用本存储器以这种方式,主要是为了防止一个
从流动短路电流时的最后一个AD-
连衣裙位( A0)的冲突与硒的第一个数据位
里亚尔数据输出( Q) 。请参阅该应用程序
记
AN394
了解详细信息。
时钟脉冲计数器
在嘈杂的环境中,脉冲的数目重新
可察觉的串行时钟( C)可以是大于
由主交付数( microcontrol-
LER ) 。这可能会导致该指令的未对准
化一个或多个比特的(如图
图7 )
和
同一个时钟毛刺图7.写序
S
C
D
An
开始
"0"
写
"1"
An-1
故障
An-2
D0
地址和数据
通过移动一位
AI01395
12/31