
NB6L16
2.5V / 3.3V多级输入到
差分LVPECL / LVNECL
时钟或数据接收器/
驱动器/转换器缓冲
该NB6L16是一款高精度,低功耗ECL差分时钟
或数据接收器/驱动器/翻译器缓存。该装置在功能上
相当于EL16 , EP16 , LVEL16和NBSG16设备。同
70 ps输出的过渡时期,它非常适合于高频,
低功率的系统。该设备是针对背板缓冲,
千兆以太网的时钟/数据分配,光纤信道分配和SONET
时钟/数据分配应用。
输入接受LVNECL (负ECL ) , LVPECL (正ECL )
LVTTL , LVCMOS , CML或LVDS 。输出为800毫伏
ECL信号。
在V
BB
销,内部产生的电源电压,提供给
仅此设备。对于单端输入条件,未使用
差动输入被连接到V
BB
作为切换基准电压。
V
BB
还可以rebias AC耦合输入。在使用时,去耦V
BB
和V
CC
通过一个0.01 μF的电容和限制电流供应或吸收
0.5毫安。当不使用时,V
BB
应由开放。
特点
http://onsemi.com
记号
DIAGRAMS *
8
1
SOIC8
后缀
CASE 751
1
8
6L16
ALYW
G
8
1
TSSOP8
DT后缀
CASE 948R
A
L
Y
W
G
8
6L16
ALYWG
G
1
=大会地点
=晶圆地段
=年
=工作周
= Pb-Free包装
最大输入时钟频率
w
6 GHz的典型
最大输入数据速率频率
w
6 Gb / s的典型
低12毫安典型电源电流
70 ps的典型的上升/下降时间
130 ps的输入传输延迟
片内参考ECL单端输入 - V
BB
产量
PECL模式经营范围:
V
CC
= 2.375 V至3.465 V与V
EE
= 0 V
NECL模式经营范围:
V
CC
= 0 V与V
EE
= -2.375 V至-3.465 V
打开输入默认状态
LVDS , LVPECL , LVNECL , LVCMOS , LVTTL和CML输入
兼容
无铅包可用
(注:微球可在任一位置)
*有关其他标识信息,请参阅
应用笔记AND8002 / D 。
订购信息
请参阅包装详细的订购和发货信息
尺寸部分本数据手册的第10页上。
半导体元件工业有限责任公司, 2007年
1
2007年3月 - 修订版6
出版订单号:
NB6L16/D