
NBSG53A
2.5V / 3.3V SiGe半导体可选
差分时钟及数据
D触发器/时钟分频器
与复位和OLS *
该NBSG53A是一个多功能的差分D触发器( DFF )或
固定除以2 ( DIV / 2 )时钟发生器。这是其中的一个部分
GigaComm 系列高性能硅锗
产品。一strappable控制引脚提供的选择
两种功能。该器件采用低调的4x4毫米16引脚
倒装芯片BGA ( FCBGA )或3×3毫米16引脚QFN封装。
该NBSG53A是与数据的装置,时钟, OLS * ,复位,并选择
输入。差分输入包括内部50
W
终止
电阻和接受NECL (负ECL ) , PECL (正ECL )
LVCMOS / LVTTL , CML或LVDS 。在OLS *输入用于
编程为0至800毫伏峰对峰的输出振幅
在五个连续的步骤。复位和选择输入
单端,可以驱动任何LVECL或
LVCMOS / LVTTL输入电平。
数据被传递到输出在时钟的正边缘。
该NBSG53A的差分时钟输入允许器件还
用作负边沿触发的器件。
特点
http://onsemi.com
记号
框图**
FCBGA16
BA后缀
CASE 489
SG
53A
LYW
1
1
QFN16
MN后缀
CASE 485G
最大输入时钟频率( DFF ) > 8 GHz的典型
(请参阅图4,图6,图8 ,图10和11)
最大输入时钟频率( DIV / 2 ) > 10 GHz的典型
(请参阅图5,图7,图9 ,图10及11)
210 ps的典型传播延迟( OLS = FLOAT )
A
=大会地点
L
=晶圆地段
Y
=年
W
=工作周
G
= Pb-Free包装
(注:微球可在任一位置)
*有关其他标识信息,请参阅
应用笔记AND8002 / D 。
45 ps的典型的上升和下降时间( OLS = FLOAT )
DIV / 2模式(激活与选择低)
DFF模式(主动与选择高)
订购信息
请参阅包装详细的订购和发货信息
尺寸部分本数据手册的第16页。
可选的摆幅PECL输出与操作范围: V
CC
= 2.375 V
至3.465 V与V
EE
= 0 V
可选的摇摆NECL输出与NECL输入与
经营范围: V
CC
= 0 V与V
EE
= -2.375 V至-3.465 V
可选的输出电平( 0 V , 200毫伏, 400毫伏, 600毫伏,或800毫伏
峰 - 峰值输出)
50
W
所有差分输入内部输入终端电阻
无铅包可用
*输出电平选择
半导体元件工业有限责任公司, 2006年
1
2006年7月 - 8版本
出版订单号:
NBSG53A/D
16
SG
53A
ALYWG
G