位置:首页 > IC型号导航 > 首字符K型号页 > 首字符K的型号第70页 > KSZ8842-16MQL > KSZ8842-16MQL PDF资料 > KSZ8842-16MQL PDF资料1第12页

麦克雷尔公司机密
针
数
12
引脚名称
BCLK
TYPE
IPD
引脚功能
总线接口时钟
KSZ8842-16 / 32 MQL / MVL
本地总线时钟为同步总线系统。最高频率为50MHz 。
该引脚应为低电平或悬空,如果它是在异步模式下。
13
14
15
NC
NC
SRDYN
各国议会联盟
OPU
OPU
无连接。
无连接。
同步准备不
就绪信号接口与同步总线为EISA状和VLBus状
扩展访问。
对于VLBus状模式,该信号的下降沿指示就绪。该信号是
同步的总线时钟信号BCLK 。
对于突发模式(仅限32位接口) ,该KSZ8842M驱动这个引脚为低电平信号
等待状态。
打断
低电平信号到主机CPU来指示中断状态位被置位,该引脚需要
外部4.7K的上拉电阻。
17
LDEVN
OPD
本地设备不
低电平有效输出信号,断言当AEN是低和A15 -A4解码的
KSZ8842M地址编程到的基地址寄存器的高位字节。
LDEVN是的地址和AEN信号组合译码。
18
RDN
IPD
读选通不
异步读选通信号,低电平有效。
19
20
EECS
ARDY
OPU
OPD
EEPROM芯片选择
异步就绪
接口异步总线时,延长总线访问ARDY可以使用
周期。它是异步到主机CPU或总线时钟。
21
CYCLEN
IPD
周期不
对于VLBus般的模式周期的信号;该引脚如下的寻址周期的信号
指令周期。
突发模式(仅32位接口) ,该引脚保持高读周期和低
写周期。
2端口LED指示灯
看到在销6 ,图7和8的描述。
23
24
DGND
VDDCO
GND
P
数字IO地
1.2V数字核心电压输出(内部1.2V LDO电源输出) ,这个1.2V
输出引脚提供电源VDDC , VDDA和VDDAP引脚。
注:内部产生的电源电压。外接电源不连接到
该引脚。该引脚用于连接外部滤波器(铁氧体磁珠和电容) 。
VLBus样模式
下拉或浮动:总线接口配置为同步模式。
拉:总线接口被配置为8位或16位的异步模式或EISA-
喜欢的突发模式。
EEPROM启用
EEPROM允许连接时,该引脚为上拉。
EEPROM被禁止时,该引脚为下拉或无连接。
27
P1LED3
OPD
端口1 LED指示灯
看到在销3 ,4和5的说明。
16
INTRN
OPD
22
P2LED3
OPD
25
VLBUSN
IPD
26
EEEN
IPD
2005年11月
12
修订版1.4