
GS1582数据表
表1-1 :引脚说明(续)
针
数
F3
名字
DETECT_TRS
定时
不
同步
TYPE
输入
描述
控制信号输入
信号电平LVCMOS / LVTTL兼容。
用于选择外部HVF定时模式或TRS提取时间
模式。
当DETECT_TRS =低电平时,器件将使用时间从
外部供给的H: V : F或CEA-861的定时信号,依赖于
在TIM_861引脚的状态。
当DETECT_TRS = HIGH ,该设备将提取时间从TRS
嵌入所提供的视频流中的信号。
F4
F10
G1 , H10
G2 , H9
G3
RSV
RSET
IO_VDD
IO_GND
TIM_861
–
类似物
不
同步
不
同步
不
同步
–
输入
输入
动力
输入
动力
输入
版权所有。不要连接。
外部的1%电阻器,连接到该输入端用于设置
SDO / SDO输出幅度。
电源连接数字I / O缓冲器。连接到+ 3.3V或
+ 1.8V直流数字。
接地连接数字I / O缓冲器。连接到GND数字。
控制信号输入
信号电平LVCMOS / LVTTL兼容。
用于选择外部CEA-861定时模式。
当DETECT_TRS =低和TIM_861 =低电平时,器件将使用
外部供给的H: V :F定时信号。
当DETECT_TRS = LOW和TIM_861 = HIGH ,该设备将使用
外部供给的HSYNC , VSYNC ,DE定时信号。
当DETECT_TRS = HIGH ,该设备将提取时间从TRS
嵌入所提供的视频流中的信号。
G4
20bit/10bit
不
同步
输入
控制信号输入
信号电平LVCMOS / LVTTL兼容。
用于选择输入的数据总线宽度。
G5
DVB_ASI
不
同步
输入
控制信号输入
信号电平LVCMOS / LVTTL兼容。
当设定高时,所述设备被配置为传输
在SD模式下的DVB -ASI数据( SD / HD =高) 。
当设置低,设备将不支持DVB- ASI的编码
数据。
注:在DVB- ASI模式下运行的SD / HD引脚必须设置
HIGH和SMPTE_BYPASS必须被设置为低电平。
40117 - 2007年11月1日
12 114