位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第172页 > LPC2468FET208 > LPC2468FET208 PDF资料 > LPC2468FET208 PDF资料3第21页

恩智浦半导体
LPC2468
快速通信芯片
表4 。
符号
P4[15]/A15
P4[16]/A16
P4[17]/A17
P4[18]/A18
P4[19]/A19
引脚说明
- 续
针
173
[1]
101
[1]
104
[1]
105
[1]
111
[1]
109
[1]
球
A11
[1]
U17
[1]
P14
[1]
P15
[1]
P16
[1]
R17
[1]
TYPE
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
描述
P4[15] —
通用数字输入/输出引脚。
A15 —
外部存储器地址线15 。
P4[16] —
通用数字输入/输出引脚。
A16 —
外部存储器地址线16 。
P4[17] —
通用数字输入/输出引脚。
A17 —
外部存储器地址线17 。
P4[18] —
通用数字输入/输出引脚。
A18 —
外部存储器地址线18 。
P4[19] —
通用数字输入/输出引脚。
A19 —
外部存储器地址线19 。
P4[20] —
通用数字输入/输出引脚。
A20 —
外部存储器地址线20 。
SDA2 -
I
2
C2的数据输入/输出(这不是一个开漏针) 。
SCK1 -
串行时钟SSP1 。
P4[21] —
通用数字输入/输出引脚。
A21 —
外部存储器地址线21 。
SCL2 -
I
2
C2的时钟输入/输出(这不是一个开漏针) 。
SSEL1 -
从选择的SSP1 。
P4[22] —
通用数字输入/输出引脚。
A22 —
外部存储器地址线22 。
TXD2 -
发射机输出UART2 。
MISO1 -
主入从出的SSP1 。
P4[23] —
通用数字输入/输出引脚。
A23 —
外部存储器地址线23 。
RXD2 -
接收器输入UART2 。
MOSI1 -
主出从入的SSP1 。
P4[24] —
通用数字输入/输出引脚。
OE -
低电平有效输出使能信号。
P4[25] —
通用数字输入/输出引脚。
WE -
低电平有效写使能信号。
P4[26] —
通用数字输入/输出引脚。
BLS0 -
低电平有效字节通道选择信号0 。
P4[27] —
通用数字输入/输出引脚。
BLS1 -
低电平有效字节通道选择信号1 。
P4 [28] —
通用数字输入/输出引脚。
BLS2 -
低电平有效字节通道选择信号2 。
MAT2 [0] -
匹配输出的定时器2 ,通道0 。
TXD3 -
发射机输出UART3 。
P4[20]/A20/
SDA2/SCK1
P4[21]/A21/
SCL2/SSEL1
115
[1]
M15
[1]
I / O
I / O
I / O
I / O
P4[22]/A22/
TXD2/MISO1
123
[1]
K14
[1]
I / O
I / O
O
I / O
P4[23]/A23/
RXD2/MOSI1
129
[1]
J15
[1]
I / O
I / O
I
I / O
P4[24]/OE
P4[25]/WE
P4[26]/BLS0
P4[27]/BLS1
P4[28]/BLS2/
MAT2[0]/TXD3
183
[1]
179
[1]
119
[1]
139
[1]
170
[1]
B8
[1]
B9
[1]
L15
[1]
G15
[1]
C11
[1]
I / O
O
I / O
O
I / O
O
I / O
O
I / O
O
O
O
LPC2468_1
NXP B.V. 2007年保留所有权利。
初步数据表
启示录01.01 - 2007年9月26日
21 67