
V103A
T
RIPLE
10-B
IT
LVDS牛逼
变送器FOR
V
IDEO
引脚说明
针
数
30, 31
28, 29
24, 25
20, 21
18, 19
22, 23
33, 34, 35, 36,
37, 38, 40
41, 42, 44, 45,
46, 48, 49
50, 52, 53, 54,
55, 57, 58
59, 61, 62, 63,
64, 1, 3
4, 5, 6, 8, 9, 11,
16
13
43
60
51, 7
12
2, 10, 39, 47,
56
27
17, 26, 32
15
14
针
名字
TA + , TA-
TB + , TB-
TC + , TC-
TD + , TD-
TE + , TE-
TCLK + , TCLK-
TA0 TA6
TB0 TB6
TC0 TC6
TD0 TD6
TE0 TE6
/ PWDN
RS
R / F
VCC
CLKIN
GND
LVDSVCC
LVDSGND
PLLVCC
PLLGND
PIN TYPE
引脚说明
LVDS输出
LVDS串行数据输出对
LVDS输出
LVDS参考时钟输出对
IN
CMOS / TTL (或小信号)数据位输入
IN
IN
IN
动力
IN
地
动力
地
动力
地
高:设备正常运行
低:掉电;所有输出变为高阻
该引脚上的电压电平设定LVDS输出摆幅电压和输入数据
摆动电压;请参阅下表,在这个页面的底部。
输入时钟触发沿选择。高:上升沿;低:下降沿。
电源引脚的TTL输入和数字电路。
时钟输入。
接地引脚为TTL输入和数字电路。
电源引脚用于LVDS输出。
接地引脚为LVDS输出。
电源引脚PLL电路。
接地引脚的PLL电路。
RS输入电压配置来设置LVDS输出摆幅和数据输入秋千
RS输入电压
VCC
0.6 1.4 V( VREF
1
)
GND
LVDS输出摆幅
350毫伏
350毫伏
200毫伏
CMOS / TTL输入配置(输入电压摆幅)
标准CON组fi guration
1
小摆幅的输入配置
1
标准CON组fi guration
1
注1:请参见直流电气特性。
V103A数据表
3
11/18/05
修订版3.2
我ntegrated ircuit S ystems 5 2 5 R王牌圣REET ,S的 OSE , CA 9 5 1 2 6 电话:( 4 0 8 ) 2 97 - 1 2 0 1 瓦特WW 。 I C S T 。合米